GPS基帶處理芯片的低功耗設計.pdf_第1頁
已閱讀1頁,還剩59頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、目前國內GPS芯片設計主要以低成本,并兼顧低功耗、靈敏度等性能指標為目標,與國外芯片廠商抗衡。
   文中詳細地分析和介紹了一款在華迅二代GPS數字基帶處理芯片基礎上所做的低功耗設計。首先,文章對其基于AMBA總線的“CPU+專用DSP”式的高度集成結構做了簡要的介紹,并對其RAM、內核邏輯、時鐘樹、I/O接口以及其他微單元進行了功耗預估,并得到其各個組成部分所占的功耗比例的估計值,決定了對其采取后文所介紹的低功耗設計策略。

2、r>   該芯片的電源可以在外接電源與備用電池之間自由切換,這個切換動作借助軟件編程,由芯片內部的RTC模塊中的工作模式狀態(tài)機控制??煽匦詴r鐘設計是該芯片的第二個主要低功耗設計策略。它采用“選擇輸入+分頻+門控”的基本結構,讓芯片的可以支持多種時鐘輸入,并且可以通過軟件自由控制其工作頻率,同時也可以對其指向某一模塊的時鐘進行自由開啟與關斷。該芯片同時采用了兩種門控時鐘技術:包括在時鐘樹葉端借助工具插入門控,以及在時鐘樹底端手動插入門控

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論