版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、GPS(Global Positioning System)系統(tǒng)是目前使用最廣泛的全球定位系統(tǒng),在導(dǎo)航,測繪,通信等領(lǐng)域有著廣泛的應(yīng)用。GPS系統(tǒng)包括空間衛(wèi)星,地面監(jiān)控站和GPS接收機,本文主要對GPS接收機進行研究和設(shè)計,重點研究接收機的基帶處理部分(包括捕獲和跟蹤),并用FPGA實現(xiàn)。
捕獲是對所有或部分衛(wèi)星進行多普勒頻偏和C/A碼相位的二維搜索過程。本設(shè)計采用并行碼相位空間搜索捕獲算法,為了提高捕獲的靈敏度,使用10ms
2、相干積分和10次非相干積分,并對長時間積分帶來的碼偏移做了補償。在硬件實現(xiàn)方面,我們采用了改進型并行碼相位搜索架構(gòu),通過對接收信號頻域的平移使多普勒頻偏搜索部分并行化,大大縮短了捕獲時間,完成32顆衛(wèi)星的盲搜索時間為1.17秒,特定8顆衛(wèi)星的搜索時間為0.5秒。
跟蹤是對捕獲到的衛(wèi)星進行更精確的頻偏和碼相位的同步,并保持持續(xù)的跟蹤。跟蹤模塊主要由載波環(huán)(也稱鎖相環(huán))和碼環(huán)(也稱延遲鎖定環(huán))組成,為了提高跟蹤模塊的靈敏度,本文引
3、入了牽引和穩(wěn)定兩種跟蹤狀態(tài),牽引狀態(tài)采用1ms相干積分,50Hz載波環(huán)帶寬和8Hz碼環(huán)帶寬,具有高的動態(tài)性,可以在牽引狀態(tài)下完成捕獲的剩余頻偏和C/A碼相位差的糾正,并找到導(dǎo)航數(shù)據(jù)跳變的位置(位同步)。穩(wěn)定狀態(tài)采用10ms相干積分,25Hz載波環(huán)帶寬和2Hz碼環(huán)帶寬,具有很強的抗噪性能,可以用來完成后續(xù)的持續(xù)跟蹤任務(wù)。
最后,我們對所設(shè)計的GPS接收機進行了實際測試,得到平均冷啟動時間為28.57秒,熱啟動時間為1.5秒,定位
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的實時GPS接收機的設(shè)計與實現(xiàn).pdf
- GPS接收機基帶信號處理與FPGA實現(xiàn).pdf
- 高動態(tài)GPS接收機射頻研究及信號捕獲的FPGA實現(xiàn).pdf
- 基于FPGA+ARM的GPS-BDII接收機設(shè)計與實現(xiàn).pdf
- 30628.gps接收機捕獲跟蹤算法研究及fpga設(shè)計
- 弱信號GPS接收機結(jié)構(gòu)設(shè)計及驗證.pdf
- 北斗-GPS接收機設(shè)計與實現(xiàn).pdf
- 無人值守頻譜監(jiān)測接收機信號處理架構(gòu)設(shè)計及DSP實現(xiàn).pdf
- GPS軟件接收機基帶處理算法研究與FPGA實現(xiàn).pdf
- 高動態(tài)GPS接收機C-A碼的接收及其FPGA實現(xiàn)研究.pdf
- 手持GPS接收機的實現(xiàn).pdf
- 基于FPGA的GPS接收機相關(guān)器設(shè)計及算法研究.pdf
- 高動態(tài)GPS接收機跟蹤算法研究及其FPGA設(shè)計.pdf
- 基于FPGA的GPS-BD2多模接收機實現(xiàn).pdf
- 突發(fā)通信接收機設(shè)計及相關(guān)模塊FPGA實現(xiàn).pdf
- GPS接收機天線陣列抗干擾算法研究及其FPGA實現(xiàn).pdf
- 基于FPGA的GPS中頻數(shù)字接收機的研究與實現(xiàn).pdf
- 低截獲混合擴頻接收機設(shè)計及FPGA實現(xiàn).pdf
- GPS-BDS雙模接收機設(shè)計與實現(xiàn).pdf
- 數(shù)字監(jiān)測接收機技術(shù)及FPGA實現(xiàn)研究.pdf
評論
0/150
提交評論