高k+SiO2柵全耗盡SOI MOSFET半解析模型的閾值電壓和DIBL效應的研究.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著半導體技術的快速發(fā)展,小尺寸效應已成為器件發(fā)展的限制性因素,為了減小這些效應對器件性能的影響,新結構和新材料的器件不斷涌現(xiàn)。SOI(Silicon-on-Insulator)MOSFET因能有效地抑制小尺寸效應,同時SOI層能堆砌三維集成電路,而成為最有前途的CMOS器件之一。研究人員和業(yè)界開發(fā)了諸多基于SOI結構的新型器件,獲得了廣泛應用,全耗盡SOI MOSFET就是其中之一。但是,它與體硅MOSFET一樣,面臨按比例縮小帶來的

2、難題,特別是當MOS器件的特征尺寸進入納米領域后,低于3nm厚度的SiO2柵氧化層即使在1V的電壓下,也會產生指數(shù)上升的直接隧穿電流,從而破壞了器件的導通特性,成為MOSFET發(fā)展的瓶頸之一。因此,選取適當?shù)母遦材料代替SiO2作為柵介質層,提高柵的物理厚度,減小直接隧穿電流,是當前器件研究的主要任務之一。
  但是高k介質柵也有一些缺點。首先,高k介質與溝道硅膜之間存在大量的界面缺陷,這使得溝道載流子遷移率下降。其次是高k柵產生

3、的FIBL(Fringing Induced Barrier Lowing)效應,導致器件特性退化。因此如果直接引入高k柵,在抑制了柵極泄漏電流的同時,會引起MOSFET閾值電壓漂移和電流驅動能力下降等問題。研究人員發(fā)現(xiàn)高k介質層與溝道硅膜之間附加一層低k介質作為緩沖層,可以降低高k柵帶來的負面作用,他們用熱動力學模型計算了加低k緩沖層體硅MOSFET的閾值電壓。
  本文將高k+低k介質柵結構應用到FDSOI MOSFET,用S

4、iO2層作為低k介質。由于SOI MOSFET結構復雜,它的漏極電場、源極電場、前柵與背柵電場互相耦合,直接影響柵表面勢,傳統(tǒng)的一維模型計算精度低,而數(shù)值解法過程復雜,計算開銷過大,因此一般通過解二維泊松方程和拉普拉斯方程建立它的閾值電壓模型。文章考慮了實際器件的疊柵和不同性質的物理材料,引入了等效矩形源,將SOI MOSFET等效為四個矩形源,確立了四個區(qū)域的邊界條件和相互之間的銜接條件,并用分離變量法得到了四個區(qū)域關于電勢的解析表達

5、式。解析表達式中含有待定系數(shù),利用特征函數(shù)展開銜接條件,得到待定系數(shù)的解,將得到的解代入各區(qū)域電勢的解析表達式中,從而得到四個區(qū)域的電勢分布。在此基礎上,用二分法和迭代法求解超越方程的零點,從而求得閾值電壓的值。
  本文還討論了高k+SiO2柵FDSOI MOSFET的閾值電壓和DIBL(Drain Induced Barrier Lowing)特性,通過改變不同的物理參數(shù),對比了模型計算結果與Silvaco模擬仿真,對比圖表明

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論