2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著智能手機(jī)和移動通信設(shè)備的普及,無線通訊系統(tǒng)得到了快速地發(fā)展,更高的集成度和更低的成本及功耗成為射頻芯片研究熱點(diǎn)。鎖相環(huán)作為射頻芯片中的重要模塊,也必須具備低時鐘抖動、低相位噪聲和低功耗的特點(diǎn)。
  由于電源噪聲對 PLL的時鐘抖動和相位噪聲有很大的影響,所以需要高電源電壓抑制比的基準(zhǔn)源電路,用于抑制電源噪聲。
  本文提出一種高電源電壓抑制比、超低功耗、無片上電阻的帶隙基準(zhǔn)源。采用Oguey電流源結(jié)構(gòu)來減小靜態(tài)電流,以降

2、低功耗;采用共源共柵電流鏡以提高電源電壓抑制比和電壓調(diào)整率。電路基于SMIC0.18-μm CMOS工藝進(jìn)行設(shè)計(jì)并流片。測試結(jié)果表明,在溫度范圍25℃-100℃內(nèi),溫漂系數(shù)為66 ppm/℃,電源電壓范圍為1.8V-3.3V時,電壓調(diào)整率為0.9%,在100 Hz時,電源電壓抑制比為-49 dB。電路功耗僅為200 nW,芯片面積為0.01 mm2。
  為了進(jìn)一步適應(yīng)鎖相環(huán)低功耗、小面積的發(fā)展趨勢,在上述電壓基準(zhǔn)源的基礎(chǔ)上,提出

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論