版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、集成電路進(jìn)入到納米級(jí)工藝后,芯片的可靠性問(wèn)題已經(jīng)成為電路設(shè)計(jì)者最為關(guān)心的問(wèn)題之一。隨著半導(dǎo)體技術(shù)的發(fā)展,晶體管特征尺寸的不斷縮小,供電電壓的不斷降低,導(dǎo)致電路的節(jié)點(diǎn)電容不斷減小,從而使電路節(jié)點(diǎn)的邏輯狀態(tài)發(fā)生翻轉(zhuǎn)所需要的臨界電荷(Critical charge)也隨之降低,電路越發(fā)容易受到封裝材料中摻雜的釷和鈾發(fā)生放射性衰減產(chǎn)生的α粒子以及宇宙射線中的中子引起的單粒子效應(yīng)的影響。隨著芯片集成度的提高,由輻射效應(yīng)引起的單粒子效應(yīng)在集成電路中
2、已經(jīng)越來(lái)越明顯,嚴(yán)重影響了集成電路的可靠性。
針對(duì)上述問(wèn)題,本文深入了研究了一些集成電路抗單粒子效應(yīng)加固設(shè)計(jì)方法,主要工作如下:
1、介紹了輻射環(huán)境的相關(guān)知識(shí)和輻射效應(yīng)分類,以及國(guó)內(nèi)外關(guān)于集成電路抗輻射的研究現(xiàn)狀。詳細(xì)的討論了輻射三大效應(yīng)之一的單粒子效應(yīng),并闡明了單粒子效應(yīng)的機(jī)理、分類及其電路故障模型。在電路級(jí)重點(diǎn)分析了單粒子效應(yīng)中單粒子翻轉(zhuǎn)和單粒子瞬態(tài)導(dǎo)致集成電路發(fā)生軟錯(cuò)誤的原理。
2、針對(duì)存儲(chǔ)單元中的鎖
3、存器容易受到單粒子翻轉(zhuǎn)的影響,導(dǎo)致電路發(fā)生軟錯(cuò)誤的現(xiàn)象,總結(jié)了國(guó)內(nèi)外學(xué)者提出的抗單粒子翻轉(zhuǎn)加固鎖存器設(shè)計(jì)方案。并分析了各種加固方案的設(shè)計(jì)原理,比較了其優(yōu)缺點(diǎn)。為了克服現(xiàn)有方案的不足,本文提出了一種新型的采用了門控時(shí)鐘技術(shù)的抗單粒子翻轉(zhuǎn)加固鎖存器結(jié)構(gòu)。在45nmCMOS工藝下的仿真結(jié)果表明,提出的方案不但具有較低的性能開(kāi)銷,而且具有快速的軟錯(cuò)誤自恢復(fù)能力。
3、隨著半導(dǎo)體工藝的不斷縮放和供電電壓的降低,來(lái)自上游組合邏輯傳來(lái)的單粒
4、子瞬態(tài)對(duì)電路軟錯(cuò)誤率的影響越來(lái)越顯著。為了提高電路的可靠性,本文采用脈沖過(guò)濾技術(shù)和冗余采樣技術(shù),提出了一種能同時(shí)具有抗單粒子翻轉(zhuǎn)和抗單粒子瞬態(tài)能力的加固鎖存器結(jié)構(gòu)。在45nm CMOS工藝下的HSPICE仿真結(jié)果表明:提出的加固鎖存器工作在透明模式時(shí),能有效的屏蔽組合邏輯傳來(lái)的故障脈沖;工作在鎖存模式時(shí),其任意一個(gè)內(nèi)部節(jié)點(diǎn)或輸出節(jié)點(diǎn)發(fā)生單粒子翻轉(zhuǎn)后具有快速自恢復(fù)能力。同其他抗單粒子翻轉(zhuǎn)和單粒子瞬態(tài)的加固方案相比,提出的方案不僅具有很好的
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 納米CMOS集成電路抗輻射加固鎖存器設(shè)計(jì)研究.pdf
- CMOS工藝集成電路抗輻射加固設(shè)計(jì)研究.pdf
- 納米工藝抗輻射加固集成電路設(shè)計(jì)研究.pdf
- CMOS集成電路抗輻射加固工藝技術(shù)研究.pdf
- 納米工藝下集成電路的容軟錯(cuò)誤鎖存器設(shè)計(jì).pdf
- 納米工藝下數(shù)字集成電路的抗輻射加固技術(shù)研究.pdf
- CMOS集成電路的抗輻射分析及設(shè)計(jì).pdf
- 集成電路容軟錯(cuò)誤加固鎖存器方案研究與設(shè)計(jì).pdf
- 抗輻射加固數(shù)字集成電路IO庫(kù)設(shè)計(jì).pdf
- 納米工藝下基于加固設(shè)計(jì)的抗輻射電路研究.pdf
- 集成電路單元的抗輻射設(shè)計(jì).pdf
- 集成電路cmos題庫(kù)
- 光纖復(fù)接器CMOS集成電路設(shè)計(jì).pdf
- 基于65nm體硅CMOS的8管鎖存器抗輻射版圖加固技術(shù)研究.pdf
- CMOS集成電路ESD研究.pdf
- 射頻集成電路中CMOS混頻器的設(shè)計(jì).pdf
- 針對(duì)數(shù)字集成電路抗輻射加固結(jié)構(gòu)的研究.pdf
- CMOS數(shù)字電路的電路級(jí)抗輻射加固方法研究.pdf
- CMOS模擬IP集成電路設(shè)計(jì).pdf
- 鎖存器加固設(shè)計(jì)與應(yīng)用
評(píng)論
0/150
提交評(píng)論