已閱讀1頁,還剩90頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、近年來,無線通信技術(shù)得到了迅猛發(fā)展。無線通信的信道同有線通信相比,存在更多的干擾和更強的衰落,這無疑降低了無線通信的可靠性。為了提高無線通信系統(tǒng)的可靠性,降低誤碼率,通常采用信道編碼技術(shù)。信道編碼技術(shù)已經(jīng)成為無線通信中十分重要的一部分。Turbo乘積碼是一種新型、高效的信道編碼技術(shù),其采用線性分組碼作為子碼,譯碼過程采用軟輸入軟輸出的譯碼算法,使得其譯碼過程相對Turbo碼要簡單許多,而譯碼性能上又十分可靠。
本文首先介紹了信
2、道編碼的發(fā)展歷史,和TPC編譯碼的基本原理,著重介紹了基于ChaseII譯碼算法的軟輸入軟輸出迭代譯碼原理。接下來分析了影響TPC譯碼性能的一些因素,并在Matlab軟件環(huán)境下進行了仿真,這些因素將決定設(shè)計譯碼器時的參數(shù)選取。然后分析了ChaseII譯碼算法的簡化方法,這些簡化條件將使譯碼器的復(fù)雜度降低。然后,設(shè)計了串行和并行兩種迭代方式的譯碼器,并且根據(jù)性能仿真結(jié)果比較了二者的性能差異。
最后,使用Verilog語言完成了T
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- LDPC碼迭代譯碼器的FPGA實現(xiàn).pdf
- 全并行Viterbi譯碼器的FPGA實現(xiàn).pdf
- 高速并行Turbo譯碼器的設(shè)計與實現(xiàn).pdf
- LTE系統(tǒng)中Turbo譯碼器并行實現(xiàn).pdf
- 多模式LDPC譯碼器算法研究和VLSI實現(xiàn).pdf
- 基于并行分層譯碼算法的LDPC譯碼器設(shè)計.pdf
- 高速turbo譯碼器迭代終止策略研究.pdf
- 異構(gòu)多核中Turbo并行譯碼器的設(shè)計與實現(xiàn).pdf
- QC-LDPC部分并行譯碼器設(shè)計與實現(xiàn).pdf
- 譯碼器設(shè)計和ip核
- VerlogHDL實現(xiàn)Viterbi譯碼器的研究.pdf
- RS譯碼器的研究與實現(xiàn).pdf
- 基于有限域的QC-LDPC碼構(gòu)造及其迭代譯碼器的FPGA設(shè)計和實現(xiàn).pdf
- 基于FPGA的高效CTC譯碼器的設(shè)計和實現(xiàn).pdf
- 基于DVD應(yīng)用的RS編譯碼器的研究和FPGA實現(xiàn).pdf
- Viterbi譯碼器的FPGA實現(xiàn).pdf
- 基于HSPA的并行Turbo編譯碼器設(shè)計.pdf
- 基于迭代系統(tǒng)的LDPC碼編譯碼器的設(shè)計與實現(xiàn).pdf
- 分層全并行QC-LDPC碼譯碼器的研究與實現(xiàn).pdf
- LDPC碼的APP-Based譯碼算法研究與并行譯碼器硬件實現(xiàn).pdf
評論
0/150
提交評論