版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、進入21世紀,信息技術(shù)深刻地影響并改變著經(jīng)濟、軍事、文化等各個領(lǐng)域。一方面它讓人們享受著科技帶來的便捷,另一方面,信息在安全方面的隱患也日益突出。作為信息安全的一部分,存儲器的安全也隨著智能家居、智能城市的提出而備受重視。近些年來,越來越多的研究表明存儲器中存在著數(shù)據(jù)殘留現(xiàn)象,即數(shù)據(jù)經(jīng)過擦除仍然有被恢復的可能。這將給國家安全、商業(yè)秘密、個人隱私帶來不同程度的影響。
在此背景下,本文針對Flash存儲器進行了數(shù)據(jù)深度擦除技術(shù)的研
2、究。首先對Flash的數(shù)據(jù)殘留現(xiàn)象進行了分析,明確了浮柵上的殘留電子對數(shù)據(jù)殘留的重要影響。針對浮柵上的殘留電子進行了器件級建模,用9位以內(nèi)的任意序列對Flash單元進行覆蓋仿真,并提取數(shù)據(jù)殘留值。依據(jù)這些數(shù)據(jù)殘留值找出有效的數(shù)據(jù)深度擦除序列。另外,本文設(shè)計了漏電流讀出電路,對深度擦除序列的有效性進行驗證??紤]到與讀出電路的交互,本文首先給出了Flash單元的實現(xiàn)方案,其中包括高壓開關(guān)的設(shè)計和電流引導電路的設(shè)計。漏電流讀出電路采用全差分跨
3、阻放大器和電壓放大器級聯(lián)的結(jié)構(gòu)來提高跨阻增益,降低共模干擾。最后,本文還設(shè)計了一款混合型CMOS電壓基準來為模擬模塊提供恒定的偏置電壓。
本文對漏電流讀出電路和CMOS電壓基準采用0.18μm標準CMOS工藝進行設(shè)計,并給出了仿真結(jié)果。其中漏電流讀出電路的輸出擺幅為-2.974V~2.959V,跨阻增益為7.4MΩ,等效輸入電流噪聲為0.035nA,線性度良好;混合型CMOS電壓基準的溫漂系數(shù)為12.7ppm/℃,PSRR為-
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 多通道數(shù)據(jù)存儲器系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 嵌入式電可擦除可編程存儲器(EEPROM)關(guān)鍵技術(shù)研究.pdf
- 箭載數(shù)據(jù)存儲器回收系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 基于相變存儲器的混合存儲系統(tǒng)關(guān)鍵技術(shù)研究.pdf
- 基于Al互連的電阻型存儲器關(guān)鍵技術(shù)研究.pdf
- 基于PZT的高可靠鐵電存儲器關(guān)鍵技術(shù)研究.pdf
- 飛控固態(tài)存儲器的設(shè)計及關(guān)鍵技術(shù)研究.pdf
- 新型存儲器在FPGA中應(yīng)用的關(guān)鍵技術(shù)研究.pdf
- 基于有機鐵電介質(zhì)的容變存儲器關(guān)鍵技術(shù)研究.pdf
- 基于Hadoop的大數(shù)據(jù)存儲關(guān)鍵技術(shù)研究.pdf
- 基于新型非易失存儲器件的存儲體系若干關(guān)鍵技術(shù)研究.pdf
- 基于Flash的DBMS關(guān)鍵技術(shù)研究.pdf
- 基于非易失存儲器的高效能移動計算關(guān)鍵技術(shù)研究.pdf
- 基于FPGA的Flash存儲器測試系統(tǒng).pdf
- 基于NAND FLASH陣列的數(shù)據(jù)存儲技術(shù)研究.pdf
- 多核處理器關(guān)鍵技術(shù)研究——運算陣列及存儲器的架構(gòu)與實現(xiàn).pdf
- 基于標準CMOS工藝的純邏輯非揮發(fā)性存儲器關(guān)鍵技術(shù)研究.pdf
- 分布式數(shù)據(jù)存儲關(guān)鍵技術(shù)研究.pdf
- 靜態(tài)隨機存取存儲器設(shè)計與實現(xiàn)關(guān)鍵技術(shù)研究.pdf
- 基于對象的主動存儲關(guān)鍵技術(shù)研究.pdf
評論
0/150
提交評論