基于PowerPC的DCS控制系統(tǒng)主控制器設(shè)計與實現(xiàn).pdf_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、主控制器是整個DCS控制系統(tǒng)的核心,它負責數(shù)據(jù)的處理和交互,主控制器的性能直接影響到整個控制系統(tǒng)的實時性和可靠性等綜合性能。而主控制器工作的性能主要依賴于內(nèi)置CPU芯片的性能、以太網(wǎng)接口速率以及冗余網(wǎng)接口速率這幾種因素,選擇更高性能的CPU芯片,使用更高速率的網(wǎng)絡(luò)接口,都是提高主控制器性能的方法。
  本文結(jié)合某公司的實際產(chǎn)品需求(設(shè)計出一款數(shù)據(jù)處理速度較高、數(shù)據(jù)冗余速率較上一版本大幅提升的主控制器),提出設(shè)計方案,并完成了具體的

2、開發(fā)設(shè)計。論文完成了硬件電路的整體設(shè)計、主要芯片選型和具體的電路實現(xiàn)以及測試工作。
  本次設(shè)計中主要使用PowerPC芯片、ARM芯片和FPGA芯片來實現(xiàn)各項功能。其中,由PowerPC芯片和FPGA芯片組成CPU最小系統(tǒng),由ARM芯片和FPGA芯片組成ARM最小系統(tǒng)。CPU最小系統(tǒng)負責主控制器和上位機、冗余主控制器之間的通訊以及維持主控制器自身系統(tǒng)的運行。ARM最小系統(tǒng)負責主控制器和外部設(shè)備之間的通訊,該通訊通過DP鏈路實現(xiàn),

3、使用標準PROFIBUS-DP協(xié)議。FPGA負責對板上的各項監(jiān)測數(shù)據(jù)進行分析和運算。
  具體電路實現(xiàn)包括電源電路、時鐘電路的分析和設(shè)計,PowerPC部分和FPGA部分的電路設(shè)計。并結(jié)合公司的輸入、輸出模塊和上層組態(tài)軟件,對所設(shè)計的模塊進行了簡單的功能測試,測試結(jié)果表明所設(shè)計的模塊在常規(guī)條件下能夠正常工作。
  本次設(shè)計所使用的CPU芯片已經(jīng)為業(yè)內(nèi)比較先進的雙核CPU芯片,冗余網(wǎng)接口和以太網(wǎng)接口都采用了千兆以太網(wǎng),若用于替

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論