

已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、集成電路設計已經(jīng)進入到深亞微米,然而集成電路的設計離不開自動化,自動化能提高電路設計效率,縮短設計周期和降低設計成本,考慮到完全的手動既費時又浪費人力。目前,芯片都是用時序邏輯電路,其中最重要的單元就是寄存器,它占總規(guī)模的1/10,但每個寄存器都由時鐘控制,因此,針對時鐘來研究深亞微米集成電路自動化尤為重要。
本論文在深入分析集成電路自動化技術的基礎上,主要針對時鐘來研究設計深亞微米集成電路自動化。
首先,基
2、于SMIC130nm工藝建立時鐘電路的標準庫單元,并且對時鐘電路的標準庫單元進行驗證,完成各個標準庫單元的版圖設計。
其次,利用時鐘電路的標準庫單元研究深亞微米集成電路自動化的設計方法策略,基于時鐘電路的標準庫單元實現(xiàn)了自動檢查設計規(guī)則和自動驗證電路圖與版圖的一致性;提出了Hspice仿真的信號的自動化加入、電路的自動化仿真方法、仿真結果的自動化分析和仿真結果的自動化處理等等。通過用perl語言對深亞微米集成電路自動化的設
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 深亞微米集成電路可制造性設計研究.pdf
- 深亞微米集成電路的低功耗設計.pdf
- 深亞微米集成電路互連極限的研究.pdf
- 深亞微米集成電路的失效定位技術.pdf
- 亞微米、深亞微米CMOS集成電路靜電保護結構設計研究.pdf
- 深亞微米高速CMOS集成電路的ESD研究.pdf
- 超深亞微米集成電路可靠性設計與建模方法.pdf
- 集成電路超深亞微米互連效應與物理設計研究.pdf
- 超深亞微米CMOS集成電路功耗估計方法及相關算法研究.pdf
- 深亞微米集成電路互連電阻異常分析及其解決方法.pdf
- 深亞微米EoPDH專用集成電路的設計與實現(xiàn).pdf
- 模擬集成電路自動化設計方法的研究.pdf
- 深亞微米級集成電路早期失效檢測的研究.pdf
- 深亞微米集成電路的互連建模與時序優(yōu)化.pdf
- 深亞微米集成電路工藝制備中的缺陷問題研究.pdf
- 超深亞微米集成電路銅互連可靠性研究.pdf
- 深亞微米集成電路可測性設計及其綜合的研究.pdf
- 深亞微米集成電路互連RC網(wǎng)絡約簡算法分析.pdf
- 深亞微米集成電路制造中的失效分析應用.pdf
- 深亞微米集成電路時鐘線網(wǎng)的設計布線和優(yōu)化算法研究.pdf
評論
0/150
提交評論