可配置32bit定點FFT處理器芯片設計.pdf_第1頁
已閱讀1頁,還剩74頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、快速傅立葉變換(FFT)成為數(shù)字信號處理技術的核心技術,已被廣泛應用于眾多領域。作為離散傅立葉變換(DFT)的一種快速算法,F(xiàn)FT變換使DFT在工程中的應用成為現(xiàn)實。尤其在通迅領域,4G等熱門通信技術都是基于OFDM系統(tǒng),因此,設計出高性能的FFT處理器顯得尤為重要。
  本文主要研究了FFT處理器的ASIC實現(xiàn)方法。首先對FFT變換的常用算法進行了闡述,通過對基2算法,基4算法,基8算法和基23算法的對比,確定了本設計選取基2與

2、基23混合基算法。在此基礎上,確定了FFT處理器采用單路徑延遲反饋流水線結構。
  在模塊電路設計方面,改進了基23蝶形運算單元的結構,使其可配置實現(xiàn)基2,基4,基8算法。對復數(shù)乘法器進行了簡化,減少了一個實數(shù)乘法器。通過共軛模塊的設計,實現(xiàn)了FFT變換與IFFT變換的硬件復用。最后運用Simulink對系統(tǒng)和各模塊進行建模驗證,確保算法和電路的可行性。
  本文完成了FFT處理器前端RTL級設計和仿真,基于Altera D

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論