版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、世界正在向信息化社會邁進(jìn),電信網(wǎng)、計算機(jī)網(wǎng)和Internet網(wǎng)正在爆炸性地發(fā)展,信息高速公路的大規(guī)模建設(shè)迫在眉睫。光纖通信由于其容量大、傳輸距離遠(yuǎn)、節(jié)省資源、抗干擾、抗輻射等諸多優(yōu)點,正在得到越來越廣泛的應(yīng)用。 時鐘恢復(fù)電路(CRC)是光纖通信和許多類似數(shù)字通信系統(tǒng)中不可缺少的關(guān)鍵電路。近年來,隨著光纖標(biāo)準(zhǔn)向STM-16(2.5Gb/s)和STM-64(10Gb/s)級別的提升,系統(tǒng)對芯片速度提出了更高的要求,而CRC正是速度提
2、升的主要瓶頸。因此,對不同速率級別的時鐘恢復(fù)電路的設(shè)計將具有重要的意義。 為了滿足產(chǎn)品的高可靠性和低成本的要求,芯片的集成度亟需提高。本次設(shè)計采用電荷泵鎖相環(huán)(CPPLL)結(jié)構(gòu)的時鐘恢復(fù)電路,對鎖相環(huán)中的鑒相器進(jìn)行了特別設(shè)計,此鑒相器的顯著優(yōu)點是:在實現(xiàn)鑒相的同時也實現(xiàn)了數(shù)據(jù)判決和1:2分接的功能。這樣就通過此結(jié)構(gòu)的電荷泵鎖相環(huán)將光接收機(jī)中的三個功能模塊即時鐘恢復(fù)、數(shù)據(jù)判決與分接合為一個芯片,從而顯著提高了光接收機(jī)的集成度。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速單片時鐘恢復(fù)電路.pdf
- 超高速時鐘恢復(fù)電路設(shè)計.pdf
- 超高速ADC時鐘穩(wěn)定與編碼電路設(shè)計.pdf
- 超高速時鐘數(shù)據(jù)恢復(fù)電路及分接器電路研究.pdf
- 基于深亞微米CMOS工藝的超高速時鐘數(shù)據(jù)恢復(fù)集成電路設(shè)計.pdf
- 超高速并行時鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計.pdf
- 超高速電路設(shè)計與電磁
- CMOS超高速時鐘恢復(fù)電路研究.pdf
- 超高速時鐘恢復(fù)電路的研究與芯片設(shè)計.pdf
- 超高速1-4分頻器集成電路設(shè)計.pdf
- 多通道高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 光纖傳輸系統(tǒng)用超高速時鐘恢復(fù)集成電路研究.pdf
- 超高速ADC折疊內(nèi)插結(jié)構(gòu)與電路設(shè)計.pdf
- 超高速Flash ADC集成電路設(shè)計.pdf
- uhf頻段rfid標(biāo)簽芯片時鐘電路設(shè)計(1)
- 超高速CMOS4:1復(fù)接器集成電路設(shè)計.pdf
- 用于超高速時間交織A-D轉(zhuǎn)換器的時鐘電路設(shè)計.pdf
- 超高速并行光接收機(jī)電路設(shè)計.pdf
- 4比特超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- DRFM用GaAs超高速ADC、DAC電路設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論