

已閱讀1頁,還剩65頁未讀, 繼續(xù)免費閱讀
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、本論文的主要目標:采用0.35μmCMOS工藝,分析、研究并實現(xiàn)符合STM-16(2.488Gb/s)級別的時鐘恢復(fù)電路。由于0.35μmCMOS工藝的限制,我們采用了預(yù)處理電路加鎖相環(huán)的電路結(jié)構(gòu)。這種電路結(jié)構(gòu)有利于單片集成且工作速度高。預(yù)處理器主要有延遲單元、乘法器和窄帶濾波電路構(gòu)成,可以從NRZ數(shù)據(jù)中得到時鐘信號。鎖相環(huán)采用二階的模擬鎖相環(huán)結(jié)構(gòu),鑒相器采用Gilbert乘法器,環(huán)路濾波器采用無源濾波器,VCO采用3級環(huán)形振蕩器。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速單片時鐘恢復(fù)電路.pdf
- CMOS超高速時鐘恢復(fù)電路研究.pdf
- 超高速時鐘恢復(fù)電路的研究與芯片設(shè)計.pdf
- 超高速時鐘數(shù)據(jù)恢復(fù)電路及分接器電路研究.pdf
- 超高速并行時鐘數(shù)據(jù)恢復(fù)電路的研究與設(shè)計.pdf
- 多通道高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 高速SerDes系統(tǒng)的時鐘恢復(fù)電路設(shè)計研究.pdf
- 基于PLL的時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 高速時鐘恢復(fù)電路的ASIC研究與設(shè)計.pdf
- 高速低噪聲鎖相時鐘恢復(fù)電路研究.pdf
- 應(yīng)用于usb2.0的高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計
- 6.25gbs時鐘數(shù)據(jù)恢復(fù)電路與鎖定指標電路設(shè)計
- 高速SerDes中時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計研究.pdf
- USB中高速全數(shù)字時鐘恢復(fù)電路的設(shè)計.pdf
- 近閾值能量恢復(fù)電路設(shè)計.pdf
- RFID鎖相時鐘恢復(fù)電路的設(shè)計.pdf
- 符合pcie2.0規(guī)范的時鐘數(shù)據(jù)恢復(fù)電路設(shè)計
- 0.35μmcmos2.5gbs時鐘和數(shù)據(jù)恢復(fù)電路設(shè)計
- 超高速ADC時鐘穩(wěn)定與編碼電路設(shè)計.pdf
- 50Mbps低功耗時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
評論
0/150
提交評論