版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、AD轉(zhuǎn)換器是現(xiàn)代通信、雷達(dá)、聲納以及眾多消費電子產(chǎn)品中的關(guān)鍵器件。作為模擬與數(shù)字電路的接口電路的關(guān)鍵,高性能的模數(shù)轉(zhuǎn)換器對設(shè)計系統(tǒng)的實現(xiàn)至關(guān)重要,而當(dāng)今科學(xué)技術(shù)的發(fā)展對AD轉(zhuǎn)換器性能,特別是速度上的要求越來越高,甚至成為決定設(shè)備性能的關(guān)鍵因素。 本文對現(xiàn)今的各種高速的模數(shù)轉(zhuǎn)換器的結(jié)構(gòu)進行了分析,并選擇了全并行結(jié)構(gòu)(Flash)模數(shù)轉(zhuǎn)換器作為設(shè)計課題的研究方向。論文從原理入手,系統(tǒng)分析了全并行結(jié)構(gòu)的模數(shù)轉(zhuǎn)換器的功能與特性,根據(jù)功能
2、劃分各個子模塊并分別就各個子模塊予以研究,在全并行模數(shù)轉(zhuǎn)換理論的研究基礎(chǔ)上著手實際電路的設(shè)計。高速模數(shù)轉(zhuǎn)換集成電路設(shè)計對電路模塊的失調(diào)電壓、帶寬等性能有很高的要求,因此本文針對各個模塊的設(shè)計分別進行了具體分析和優(yōu)化,設(shè)計出高速比較器和相應(yīng)的糾錯電路。仿真結(jié)果表明,16.6MHz輸入信號在1GHz/s采樣時有效位達(dá)5.9比特。積分非線性和微分非線性的最大值分別為0.4.LSB和0.2LSB,1GHz/s采樣時功耗約為400mW。電路采用0
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 4比特超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- 超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計.pdf
- 超高速Flash ADC集成電路設(shè)計.pdf
- 6位高速模數(shù)轉(zhuǎn)換集成電路設(shè)計研究.pdf
- 超高速CMOS鎖相環(huán)集成電路設(shè)計.pdf
- 超高速0.18μmcmos復(fù)接器集成電路設(shè)計
- 基于0.5μmcmos工藝的6位500msps全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計
- 基于0.5μmcmos工藝的高速模數(shù)轉(zhuǎn)換集成電路設(shè)計
- 超高速并行光接收機電路設(shè)計.pdf
- 超高速CMOS32-1復(fù)接器集成電路設(shè)計.pdf
- 超高速CMOS4:1復(fù)接器集成電路設(shè)計.pdf
- 超高速A-D轉(zhuǎn)換器集成電路的研究與設(shè)計.pdf
- 超高速復(fù)接器集成電路研究.pdf
- 超高速1-4分頻器集成電路設(shè)計.pdf
- 超高速電路設(shè)計與電磁
- 基于深亞微米CMOS工藝的超高速時鐘數(shù)據(jù)恢復(fù)集成電路設(shè)計.pdf
- 基于0.18μmcmos工藝的低電壓、低功耗、超高速集成電路設(shè)計
- 基于CMOS工藝高速低功耗模數(shù)轉(zhuǎn)換器集成電路設(shè)計.pdf
- 超高速、射頻與微波單片集成電路設(shè)計關(guān)鍵技術(shù)研究.pdf
- 超高速時鐘恢復(fù)電路設(shè)計.pdf
評論
0/150
提交評論