

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著通信技術(shù)和集成電路工藝技術(shù)的發(fā)展,數(shù)字信號(hào)處理和傳輸?shù)乃俣仍絹?lái)越快,同時(shí)模擬信號(hào)和數(shù)字信號(hào)之間的轉(zhuǎn)換速率也越來(lái)越快,對(duì)時(shí)鐘信號(hào)質(zhì)量的要求越來(lái)越苛刻,這些都急需設(shè)計(jì)高性能的時(shí)鐘發(fā)生器。時(shí)鐘發(fā)生器可廣泛應(yīng)用于接口電路、專(zhuān)用集成電路、時(shí)鐘數(shù)據(jù)恢復(fù)和微處理器中。
在對(duì)時(shí)鐘發(fā)生器原理進(jìn)行分析和研究的基礎(chǔ)上,本文設(shè)計(jì)了一種低功耗、小抖動(dòng)、基于延遲鎖相環(huán)的時(shí)鐘發(fā)生器。該時(shí)鐘發(fā)生器包括時(shí)鐘鎖相電路、倍頻器和抗諧波鎖定電路三部分。時(shí)鐘鎖
2、相電路(Delay-Locked Loop,DLL)部分與傳統(tǒng)的DLL相比,增加了相位誤差補(bǔ)償模塊,從而可以時(shí)刻保持跟蹤由外界環(huán)境變化引起的任何潛在相位誤差。倍頻器部分倍頻系數(shù)可編程,可以實(shí)現(xiàn)參考時(shí)鐘的×2、×4、×6、×12倍頻,且脈沖組合電路主要由MOS管構(gòu)成,而不是由大量的邏輯門(mén)構(gòu)成,從而減小了抖動(dòng)和功耗。抗諧波鎖定電路可以在很寬范圍內(nèi)檢測(cè)出DLL是否處于諧波鎖定狀態(tài),且只用了多相時(shí)鐘中的兩個(gè)。
本文采用SMIC0
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 應(yīng)用于時(shí)鐘發(fā)生器的延遲鎖相環(huán)的設(shè)計(jì).pdf
- CMOS鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)與研究.pdf
- 基于數(shù)字鎖相環(huán)的低功耗時(shí)鐘發(fā)生器設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的研究與設(shè)計(jì).pdf
- 電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的噪聲分析與設(shè)計(jì).pdf
- 基于usb2.0的電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的設(shè)計(jì)
- 用于CMOS圖像傳感器內(nèi)時(shí)鐘發(fā)生器的鎖相環(huán)設(shè)計(jì).pdf
- FPGA內(nèi)嵌200MHz低噪聲鎖相環(huán)時(shí)鐘發(fā)生器.pdf
- 應(yīng)用于時(shí)鐘發(fā)生器的通用鎖相環(huán)硬IP核設(shè)計(jì).pdf
- 一種采用鎖相環(huán)技術(shù)的800MHz CMOS時(shí)鐘發(fā)生器設(shè)計(jì).pdf
- 高速低噪聲鎖相時(shí)鐘發(fā)生器的設(shè)計(jì).pdf
- 基于延遲鎖相環(huán)的時(shí)鐘電路設(shè)計(jì).pdf
- 單片集成時(shí)鐘發(fā)生器的設(shè)計(jì).pdf
- 用于時(shí)鐘信號(hào)發(fā)生的鎖相環(huán)電路的設(shè)計(jì).pdf
- 高速ADC時(shí)鐘發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- CMOS PLL時(shí)鐘發(fā)生器的研究和設(shè)計(jì).pdf
- 基于時(shí)鐘恢復(fù)系統(tǒng)的鎖相環(huán)設(shè)計(jì).pdf
- 用于時(shí)鐘產(chǎn)生電路的延遲鎖相環(huán)的研究與設(shè)計(jì).pdf
- 鎖相環(huán)高速時(shí)鐘產(chǎn)生器的設(shè)計(jì).pdf
- 應(yīng)用于時(shí)間交織模數(shù)轉(zhuǎn)換器的延遲鎖定環(huán)時(shí)鐘發(fā)生器研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論