已閱讀1頁,還剩59頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著科學技術的發(fā)展,微機械加速度計在軍事以及民用領域都得到了大規(guī)模的應用。使用Sigma-Delta技術實現的閉環(huán)反饋加速度計,具有高帶寬,結構簡單,得到直接的數字信號輸出,而且同時易采用CMOS工藝實現,因此Sigma-Delta調制是實現數字傳感器較好的方式。本文在全面分析Sigma-Delta調制加速度計系統(tǒng)的基礎上,建立了四階閉環(huán)Sigma-Delta調制加速度計系統(tǒng)的系統(tǒng)模型,并完成了相應的接口電路設計。
本文中采用
2、單環(huán)結構,在敏感結構后級聯(lián)兩個電學積分器構成四階復雜的數?;旌闲盘柗答佅到y(tǒng)。在該系統(tǒng)中,信號經一位量化器實現模擬輸出信號數字化。分析了該系統(tǒng)的非理想因素,利用Simulink工具建立了系統(tǒng)的非理想模型,并進行了仿真。仿真結果表明,在128倍過采樣率下,系統(tǒng)可獲得88dB的信噪比,14.3位的轉換精度。在系統(tǒng)模型的基礎上,完成了接口電路的設計,利用低噪聲電荷積分器完成電容電壓轉換,引入相關雙采樣降低電路的低頻噪聲、補償運放失調和有限增益影
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 閉環(huán)微加速度計ΣΔ調制ASIC電路的設計.pdf
- 高階SIGMA DELTA微加速度計接口ASIC芯片研究.pdf
- 高精度SIGMA-DELTA微加速度計接口ASIC芯片研究.pdf
- 電容式SIGMA-DELTA微加速度計接口ASIC芯片研究.pdf
- 閉環(huán)微加速度計接口全差分asic電路的設計
- 閉環(huán)微加速度計接口全差分ASIC電路的設計.pdf
- 高動態(tài)范圍閉環(huán)微加速度計接口ASIC電路設計.pdf
- 連續(xù)時間閉環(huán)微加速度計接口ASIC的設計.pdf
- Sigma-delta數字加速度計中噪聲測試分析及優(yōu)化.pdf
- 低功耗閉環(huán)加速度計接口ASIC設計.pdf
- 閉環(huán)加速度計Σ-Δ數字輸出電路的設計.pdf
- 閉環(huán)電容式微加速度計接口ASIC研究.pdf
- 加速度計設計
- FBAR微加速度計設計.pdf
- MEMS微加速度計讀出電路設計.pdf
- 基于連續(xù)時間反饋原理的閉環(huán)加速度計ASIC設計.pdf
- 微加速度計接口電路中LDO的設計.pdf
- Sigma Delta數字加速度計中諧波失真分析及優(yōu)化.pdf
- 基于Sigma-Delta調制技術的石英撓性加速度計高精度數字伺服回路的研究.pdf
- 低功耗數字加速度計接口ASIC芯片設計.pdf
評論
0/150
提交評論