CMOS工藝的低電壓低噪聲放大器研究.pdf_第1頁
已閱讀1頁,還剩148頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著無線通信技術(shù)的發(fā)展,高集成、小型化和低功耗成為了無線通信的重要特征。高集成和小型化的一個重要發(fā)展方向是將所有的集成電路高度集成到單個封裝系統(tǒng)中從而減少外圍電路和元器件實現(xiàn)小型化;而高度集成的封裝系統(tǒng),其中電能將轉(zhuǎn)化成熱能從而成為影響系統(tǒng)性能潛在風(fēng)險,能耗問題成為了整個系統(tǒng)集成的關(guān)鍵問題。CMOS工藝的射頻芯片由于工藝廉價和高集成度的特點在封裝系統(tǒng)中占據(jù)有重要地位。對于封裝系統(tǒng)中器件而言,其功耗和其供電電壓成平方關(guān)系,故降低器件的工作

2、電壓是降低器件功耗的有效手段之一。同時,對于一些可植入式醫(yī)療器件、無線傳感器網(wǎng)絡(luò)、無線遙測網(wǎng)絡(luò)等通常采用小的電池或環(huán)境的能量來供電,在這種情況下需要保證整個器件或無線系統(tǒng)能夠在低電壓下工作。然而,對于這些系統(tǒng)中核心部分射頻前端而言,低工作電壓將導(dǎo)致系統(tǒng)的性能變差甚至無法正常工作,因此如何在低工作電壓的情況下保證電路的性能成為集成電路設(shè)計挑戰(zhàn)工作。另一方面,個人無線通信技術(shù)的發(fā)展使人們對無線傳輸?shù)乃俾屎蛶捥岢隽烁叩囊螅鴤鹘y(tǒng)的低頻段

3、(3 GHz以下)由于日益擁擠無法滿足速率發(fā)展的要求,傳輸速率和帶寬已經(jīng)成為制約無線技術(shù)發(fā)展的關(guān)鍵問題。這種日益擁擠的低頻段頻率資源和人們對傳輸速率和帶寬要求的矛盾促進了無線通信載波頻率正在向更高頻率發(fā)展。
  本文的研究工作主要針對封裝系統(tǒng)中CMOS工藝射頻電路的低電壓和高頻電路設(shè)計這兩個方面來進行的。首先,第二章研究了cascode低噪聲放大器的低電壓低功耗技術(shù)。Cascode結(jié)構(gòu)由于具有良好的反向隔離在低噪聲放大器中得到了廣

4、泛的應(yīng)用,但是由于cascode結(jié)構(gòu)MOS管的排列特點,該結(jié)構(gòu)難以實現(xiàn)低電壓下工作;同時,其工作電流和射頻性能密切相關(guān),工作電流的降低將導(dǎo)致其性能變差。為克服cascode結(jié)構(gòu)的這些缺點,文中通過采用直流電流分離和正向體偏置技術(shù)來實現(xiàn)工作電壓降低和工作電流減少,進而實現(xiàn)總功耗降低。文中詳細研究了這種低電壓電路結(jié)構(gòu)的電路設(shè)計并通過實驗驗證了其有效性,實驗結(jié)果表明,本章設(shè)計的低電壓cascode放大器可以在0.5 V電壓下工作,總功耗只有傳

5、統(tǒng)cascode低噪聲放大器的30%左右,而二者射頻性能相當(dāng)。
  對于低噪聲放大器而言,另外一種廣泛應(yīng)用的結(jié)構(gòu)是多級級聯(lián)結(jié)構(gòu)。由于多級級聯(lián)低噪聲放大器通常由多個單級放大器構(gòu)成,在本文的第三章首先分析了單級低噪聲放大器的噪聲、增益與工作頻率的關(guān)系,為后續(xù)的多級電路設(shè)計提供理論指導(dǎo)。對于單級放大器而言,其場效應(yīng)管的柵漏電容構(gòu)成了信號的反饋通道,該反饋將對電路的匹配和增益產(chǎn)生影響。文中理論分析了柵漏電容對單級放大器的特性影響,并將分析

6、的結(jié)論應(yīng)用到多級低噪聲放大器的分析和設(shè)計中。利用分析的結(jié)論和正向體偏置技術(shù),文中設(shè)計了0.5VX波段低噪聲放大器來驗證分析的結(jié)果,測試結(jié)果表明,該低電壓低噪聲放大器在射頻性能相當(dāng)?shù)臈l件下,功耗得到了大幅度降低。為進一步降低多級放大器的功耗,文中研究了電流復(fù)用和正向體偏置混合使用技術(shù),通過對電路分析,合理設(shè)置其工作偏置電壓能夠?qū)崿F(xiàn)功耗進一步降低,并通過具體的應(yīng)用電路驗證了分析、設(shè)計結(jié)果。
  由于CMOS工藝的襯底相對與其他工藝的低

7、電阻率和低特征頻率,當(dāng)工作頻率上升到K波段時,傳統(tǒng)幾吉赫茲(GHz) CMOS電路設(shè)計方法面臨著困境,CMOS工藝高頻電路的設(shè)計是一個難點。文中第四章分析和研究了CMOS工藝K波段(21 GHz)低電壓低噪聲放大器的優(yōu)化偏置和提高增益的技術(shù)。通過優(yōu)化偏置電壓,避免了傳統(tǒng)高線性度偏置電壓的增益低和工作電壓范圍窄的缺點;通過第一級電路采用弱負反饋技術(shù)實現(xiàn)在不增加功耗的前提下提高增益。實驗結(jié)果驗證了這些設(shè)計方法的有效性。
  K波段高集

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論