版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著電力電子裝置在工業(yè)和生活等多方面的廣泛應(yīng)用,其所帶來的公共電網(wǎng)的諧波污染也日趨嚴(yán)重。有源電力濾波器(Active Power Filter, APF)被公認(rèn)為是電力系統(tǒng)諧波污染治理和無功補(bǔ)償最有效的手段之一。但在國內(nèi)APF還沒達(dá)到成熟應(yīng)用階段,還有很多問題需要進(jìn)一步研究和改善。為此,本文對(duì)APF諧波檢測(cè)系統(tǒng)進(jìn)行了研究,這些研究工作對(duì)APF產(chǎn)品的廣泛應(yīng)用有著重要意義。
本文首先介紹了常見的諧波治理策略,闡述了有源電力濾波器作
2、為諧波治理和無功補(bǔ)償裝置的優(yōu)越性和可靠性,總結(jié)數(shù)字鎖相環(huán)在諧波檢測(cè)中的應(yīng)用前景。然后主要針對(duì)諧波檢測(cè)算法,數(shù)字鎖相環(huán)的參數(shù)及動(dòng)態(tài)性能,采樣控制幾個(gè)方面做了深入分析。
在分析了傳統(tǒng)的傅立葉和改進(jìn)的傅里葉級(jí)數(shù)法、Fryze時(shí)域法、基于瞬時(shí)無功功率理論的諧波電流檢測(cè)法等常用的諧波檢測(cè)算法,并對(duì)比了它們優(yōu)點(diǎn)和缺點(diǎn)后。針對(duì)三相三線制電路,詳細(xì)研究了p-q和ip-iq兩種諧波電流檢測(cè)方法,并在MATLAB中搭建了仿真模型進(jìn)行驗(yàn)證?;趇p
3、-iq算法檢測(cè)速度快、不受電壓畸變影響等優(yōu)點(diǎn),本文選取ip-iq算法作為項(xiàng)目的諧波檢測(cè)方法。
此外本文深入研究了鎖相環(huán)的結(jié)構(gòu)及工作原理,對(duì)傳統(tǒng)鎖相環(huán)和數(shù)字鎖相環(huán)的優(yōu)缺點(diǎn)做了比較分析?;跀?shù)字鎖相環(huán)無零點(diǎn)和溫度漂移、抗干擾能力強(qiáng)、濾波特性好等優(yōu)點(diǎn),提出用數(shù)字鎖相環(huán)實(shí)現(xiàn)AD采樣控制。設(shè)計(jì)了基于FPGA的全數(shù)字鎖相環(huán),并給出了仿真波形。
本文還在詳細(xì)分析并聯(lián)型APF結(jié)構(gòu)和原理的基礎(chǔ)上,設(shè)計(jì)了諧波檢測(cè)系統(tǒng)的總體實(shí)施方案。AP
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 全數(shù)字鎖相環(huán)電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 數(shù)字鎖相環(huán)電路可靠性預(yù)測(cè).pdf
- 全數(shù)字鎖相環(huán)設(shè)計(jì)
- 全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 改進(jìn)的用于FPGA的數(shù)字鎖相環(huán)電路設(shè)計(jì).pdf
- X波段鎖相環(huán)電路的設(shè)計(jì).pdf
- 高速鎖相環(huán)電路的研究與設(shè)計(jì).pdf
- 鎖相環(huán)電路的設(shè)計(jì)及相位噪聲分析.pdf
- 智能全數(shù)字鎖相環(huán)的設(shè)計(jì)
- 數(shù)字延遲鎖相環(huán)鎖定算法研究.pdf
- 高速SerDes芯片中鎖相環(huán)電路的研究.pdf
- 微波通信中鎖相環(huán)電路的研究.pdf
- 鎖相環(huán)BIST測(cè)試電路設(shè)計(jì).pdf
- 基于取樣鎖相與數(shù)字鎖相技術(shù)鎖相環(huán)的研究與實(shí)現(xiàn).pdf
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- 鎖相環(huán)及頻率調(diào)制與解調(diào)電路.doc
- 鎖相環(huán)英文文獻(xiàn)翻譯--高速數(shù)字混合鎖相環(huán)頻率合成器
- 數(shù)字化軟件鎖相環(huán)設(shè)計(jì)
- 用于高速接口的鎖相環(huán)電路研究與設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論