

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、鎖相環(huán)在很多領(lǐng)域都得到了廣泛應用。我們公司的HDMI芯片一般包括兩個鎖相環(huán),即主鎖相相環(huán)和音頻相相環(huán)。本文主要對HDMI芯片音頻鎖相環(huán)的進行信號完整性分析,以及對各個參數(shù)進行分析和建模,最后給出了一些分析結(jié)果。在此基礎上,著重對鎖相環(huán)電路的環(huán)路參數(shù)進行信號完整性分析和噪聲估計方法。本論文研究的音頻鎖相環(huán)隨機抖動(rms)在50ps以內(nèi),確定性抖動(pk-pk)也在80 ps以內(nèi),工作電壓為 1.2伏,該并采用TSMC 90nm CMOS
2、 工藝HDMI芯片的鎖相環(huán)電路加以驗證。 在環(huán)路參數(shù)信號完整性分析方面,本文定量分析了環(huán)路參數(shù)由于工藝、電壓和溫度等條件的變化對整個環(huán)路穩(wěn)定性的影響。在噪聲估計方法,建立了對電荷泵等效噪聲估算的采樣噪聲模型,并且進一步的采用了基于環(huán)路的噪聲參數(shù)模型和基于性能指標的噪聲參數(shù)模型來估算整個環(huán)路的相位噪聲。 最后,通過仿真和芯片測試,對于基于穩(wěn)定性優(yōu)化的參數(shù)模型進行信號完整性分析,鎖相環(huán)各部分電路等效噪聲模型的準確性和環(huán)路噪聲
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速電路信號完整性分析.pdf
- 高速電路的信號完整性分析.pdf
- 高速電路PCB的信號完整性和電源完整性仿真分析.pdf
- 高速電路信號完整性與電源完整性研究.pdf
- 數(shù)字鎖相環(huán)電路可靠性預測.pdf
- 高速電路信號完整性分析與設計.pdf
- 高速數(shù)字電路信號完整性分析.pdf
- 用于時鐘信號發(fā)生的鎖相環(huán)電路的設計.pdf
- 鎖相環(huán)電路的設計及相位噪聲分析.pdf
- 信號完整性分析
- 高速電路設計與信號完整性分析.pdf
- 鎖相環(huán)BIST測試電路設計.pdf
- X波段鎖相環(huán)電路的設計.pdf
- 高速數(shù)字電路信號完整性和電源完整性的研究.pdf
- 高速電路中的信號完整性分析與仿真.pdf
- 高速數(shù)字電路信號完整性分析與仿真.pdf
- 鎖相環(huán)內(nèi)建參數(shù)測量電路設計.pdf
- 高速鎖相環(huán)電路的研究與設計.pdf
- 高頻電子線路-鎖相環(huán)電路
- HDMI視頻接口電路信號完整性設計.pdf
評論
0/150
提交評論