版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、離散余弦變換(DCT)在圖像編解碼方面應(yīng)用十分廣泛,至今已被JPEG、MPEGl、MPEG2、MPEG4和H26x等國(guó)際標(biāo)準(zhǔn)所采用。由于其計(jì)算量較大,軟件實(shí)現(xiàn)往往難以滿足實(shí)時(shí)處理的要求,因而在很多實(shí)際應(yīng)用中需要采用硬件設(shè)計(jì)的DCT處理電路來(lái)滿足我們對(duì)處理速度的要求。本文所研究的內(nèi)容就是針對(duì)圖像處理應(yīng)用的8×8二維DCT處理核的硬件實(shí)現(xiàn)。 本文首先介紹了DCT在圖像處理中的作用和原理,說(shuō)明了利用DCT變換實(shí)現(xiàn)圖像壓縮的過(guò)程。接著,
2、分析研究了DCT的各種快速算法,總結(jié)了前人對(duì)DCT快速算法及其實(shí)現(xiàn)所做的研究,并指出了其優(yōu)點(diǎn)與不足。本文利用DCI的行列分離特性,將二維DCT實(shí)現(xiàn)轉(zhuǎn)化為兩個(gè)一維DCT并采用流水線設(shè)計(jì)技術(shù)實(shí)現(xiàn)。在一維DCT設(shè)計(jì)中,根據(jù)數(shù)據(jù)的特點(diǎn)對(duì)DA算法的數(shù)據(jù)進(jìn)行了優(yōu)化,通過(guò)利用數(shù)據(jù)的關(guān)聯(lián)性,對(duì)占用的存儲(chǔ)器數(shù)量進(jìn)行壓縮,并把乘法運(yùn)算轉(zhuǎn)化為移位求和,從而提高了流水線的執(zhí)行速度,減少了資源占用量。最后,對(duì)所設(shè)計(jì)的DCT處理核進(jìn)行了綜合和時(shí)序仿真。 結(jié)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的3D視頻處理器.pdf
- 基于fpga的微處理器設(shè)計(jì)
- 基于FPGA的FFT處理器的實(shí)現(xiàn).pdf
- 基于FPGA的FFT處理器的設(shè)計(jì).pdf
- 基于FPGA的視頻圖像處理器.pdf
- 基于FPGA的FFT處理器研究與設(shè)計(jì).pdf
- 基于FPGA的IP協(xié)議處理器.pdf
- FFT處理器的FPGA設(shè)計(jì).pdf
- 基于FPGA的跳頻信號(hào)處理器研制.pdf
- 基于FPGA的多功能雷達(dá)信號(hào)處理器.pdf
- 基于FPGA的MPEG4協(xié)同處理器研究.pdf
- 基于FPGA的3D圖像處理器IP核的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA實(shí)現(xiàn)可擴(kuò)展高速FFT處理器的研究.pdf
- 基于FPGA的VLIW微處理器設(shè)計(jì)實(shí)現(xiàn).pdf
- OFDM基帶處理器的FPGA實(shí)現(xiàn).pdf
- 基于FPGA的通用FFT處理器的研究與實(shí)現(xiàn).pdf
- 基于FPGA的軟核處理器及DDFS實(shí)現(xiàn).pdf
- 基于2d-dct譜殘差顯著性的sar圖像建筑物檢測(cè)算法
- 基于FPGA的華P架構(gòu)PLC處理器設(shè)計(jì).pdf
- 基于fpga設(shè)計(jì)算術(shù)處理器[開(kāi)題報(bào)告]
評(píng)論
0/150
提交評(píng)論