2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩71頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、CAN(Controller Area Network)總線是當(dāng)前自動(dòng)控制領(lǐng)域中應(yīng)用較為廣泛的一種現(xiàn)場(chǎng)總線。它是一種全數(shù)字、多主機(jī)的異步串行總線,在OSI七層模型中僅定義了物理層和數(shù)據(jù)鏈路層。由于其具有高效的報(bào)文濾波機(jī)制、錯(cuò)誤檢測(cè)和通信恢復(fù)機(jī)制、通信距離隨波特率可調(diào)以及便利的應(yīng)用層接口等特點(diǎn),CAN總線目前除了在汽車工業(yè)、工業(yè)控制、智能化小區(qū)等領(lǐng)域中得到廣泛的應(yīng)用外,更是朝著更多的應(yīng)用領(lǐng)域發(fā)展。
  市面上存在的CAN總線控制器芯

2、片都是標(biāo)準(zhǔn)訂制的,接口固定,不易集成到嵌入式系統(tǒng)中。目前FPGA在嵌入式設(shè)計(jì)領(lǐng)域中占據(jù)著越來越重的地位,目前更是提出了軟硬雙可編程的要求,軟核進(jìn)入FPGA已成為嵌入式發(fā)展的需要。因此將功能標(biāo)準(zhǔn)化了的CAN總線控制器設(shè)計(jì)成軟核放入IP庫可以很好的滿足這個(gè)要求。同時(shí)接口部分可以進(jìn)行靈活設(shè)計(jì),以滿足不同的嵌入式需求。
  本文對(duì)CAN總線控制器進(jìn)行了前端設(shè)計(jì),用VHDL完成了CAN2.0A協(xié)議數(shù)據(jù)鏈路層的RTL設(shè)計(jì)??刂破鞑捎米皂斚蛳碌?/p>

3、設(shè)計(jì)方法。即先將控制器分解為既相互獨(dú)立又相互關(guān)聯(lián)的功能模塊,再進(jìn)一步闡述各功能模塊的設(shè)計(jì)思想和設(shè)計(jì)流程。本設(shè)計(jì)將控制器分解為三大模塊:寄存器控制模塊、位時(shí)序邏輯模塊和位流處理器模塊。為提高FPGA功能集成度,控制器沒有采用傳統(tǒng)的51接口,而是采用Xilinx的8位嵌入式軟核PicoBlaze的接口。寄存器模塊的設(shè)計(jì)參考了PHILIPS公司的SJA1000。位時(shí)序邏輯主要實(shí)現(xiàn)了位定時(shí)和同步功能。位流處理器由主體部分、CRC校驗(yàn)子模塊、驗(yàn)收

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論