微機(jī)械捷聯(lián)航姿數(shù)據(jù)采集系統(tǒng)設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、伴隨著MEMS技術(shù)的發(fā)展,微機(jī)械慣性器件的研究方興未艾,近年來針對(duì)其應(yīng)用的研究也成為熱點(diǎn)。本文進(jìn)行了基于微機(jī)械慣性器件、DSP和FPGA的捷聯(lián)航姿數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的研究工作。 本文首先介紹捷聯(lián)航姿系統(tǒng)的工作原理,同時(shí)在分析微機(jī)械慣性器件特點(diǎn)的基礎(chǔ)上,制定了符合系統(tǒng)設(shè)計(jì)要求的微機(jī)械慣性器件選型方案和應(yīng)用選型器件,提出了系統(tǒng)整體設(shè)計(jì)方案:分析并設(shè)計(jì)了針對(duì)所選器件的數(shù)據(jù)采集電路;最后完成了基于DSP和FPGA的航姿計(jì)算機(jī)系統(tǒng)方案。該方

2、案以DSP完成航姿解算和信息融合算法;FPGA實(shí)現(xiàn)系統(tǒng)數(shù)據(jù)采集、緩存和數(shù)據(jù)傳輸;DSP通過自帶的EMIF接口完成和FPGA的通信。此方案以高性能DSP作為航姿處理器,F(xiàn)PGA作為外設(shè)接口單元,使DSP專注于復(fù)雜的航姿算法,提高了系統(tǒng)效率和速度。最后,論文介紹了DSP系統(tǒng)的軟件設(shè)計(jì)方案,包含對(duì)各功能模塊驅(qū)動(dòng)軟件的設(shè)計(jì);重點(diǎn)進(jìn)行了采用VHDL語言在FPGA中實(shí)現(xiàn)ADC采樣控制器、FIFO緩存、FPGA與數(shù)字式溫度傳感器和數(shù)字式磁強(qiáng)計(jì)的接口程

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論