版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、浙江大學(xué)碩士學(xué)位論文媒體DSP處理器驗(yàn)證平臺(tái)的研究與開(kāi)發(fā)姓名:趙興亮申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):電路與系統(tǒng)指導(dǎo)教師:嚴(yán)曉浪20060509ResearchandDevelopmentOilVerificationPlatformofMediaDSPProcessorAbstractTheworkloadofverificationincreasesexponentiallyasthecontinuousimprovementofICdesi
2、gnautomationandchipscaleUsuallytheRTLcodeinsystemincreasesonemoretime,whilefourtimesormoretasksareneededtoverifyitThedisadvantageoftraditionalverificationmethodhasbeennotadaptfornowadayslargescaleDSPprocessorHowtocutveri
3、ficationcostandincreaseverificationefficiencyhasbecomeachallengeThisthesispresentsaverificationmethodwithtwo—levelplatformTheBFMisusedtoverifyeachlonelymodulebeforesystemintegratingInthetoplevelaCISAmodeliscreatedtoverif
4、ytheentkeDSPcoreTestcasesarewrittentostimulatebothISAmodelandHDLmodel,andbugscanbefoundquicklythankstothecomparisonoftworesultsTheverificationmethod,usedinamediaDSPprocessornamedSpock(developedbyZhejiangUniversityandCsky
5、MicrosystemsCo,Lid),increasedesignautomationlevelandsavetheverificationtimeTheverificationplatformcanbeusedasastandardenvironmentforDSPverificationbecauseofitsgoodreusabilityAdesignofsimulator/debuggerbasedonJTAGforDSPpr
6、ocessorisalsoproposednedebuggerrealizecodebug(softwareandhardwaredebu:g)asInstruction—SetSimulatorisembeddedTheinstructionrUnbothinhardwareandinsimulatorandtheresultcanbecheckedonrealtime,whichincreasesdebugefficiencyner
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 媒體處理器的驗(yàn)證平臺(tái)研究.pdf
- 媒體處理器的設(shè)計(jì)和驗(yàn)證研究.pdf
- 網(wǎng)絡(luò)處理器驗(yàn)證平臺(tái)的設(shè)計(jì).pdf
- 多核處理器原型驗(yàn)證平臺(tái)的研究與實(shí)現(xiàn).pdf
- 嵌入式DSP處理器的設(shè)計(jì)與驗(yàn)證.pdf
- 微處理器驗(yàn)證平臺(tái)的實(shí)現(xiàn).pdf
- 微處理器多媒體部件的設(shè)計(jì)與驗(yàn)證.pdf
- DSP處理器中數(shù)據(jù)Cache的設(shè)計(jì)和驗(yàn)證.pdf
- 基于DSP平臺(tái)的視頻處理器的設(shè)計(jì)與應(yīng)用.pdf
- 基于Zynq的雷達(dá)信號(hào)處理器驗(yàn)證平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 媒體驗(yàn)證平臺(tái)的設(shè)計(jì)與開(kāi)發(fā).pdf
- DSML處理器的研究與開(kāi)發(fā).pdf
- 微處理器驗(yàn)證方法研究.pdf
- 圖形處理器的仿真驗(yàn)證.pdf
- 面向網(wǎng)絡(luò)處理器的軟件開(kāi)發(fā)平臺(tái)的研究.pdf
- 基于UVM的脈沖多普勒雷達(dá)信號(hào)處理器驗(yàn)證平臺(tái)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于uvm的脈沖多普勒雷達(dá)信號(hào)處理器驗(yàn)證平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)
- DSP處理器外圍模塊的設(shè)計(jì).pdf
- 基于DSP處理器的多用戶電能表設(shè)計(jì)與開(kāi)發(fā).pdf
- 基于Specman Elite平臺(tái)的消息解調(diào)協(xié)處理器功能驗(yàn)證.pdf
評(píng)論
0/150
提交評(píng)論