版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、隨著半導(dǎo)體技術(shù)的快速發(fā)展,集成電路已經(jīng)邁入了SOC的新時(shí)代。具有高速,低功耗性能的ADC被廣泛運(yùn)用到模擬IP中,特別是在通信和視頻處理領(lǐng)域。采樣/保持電路是高速、高精度ADC中必不可少的重要電路單元,其作用是對(duì)給定的模擬信號(hào)進(jìn)行采樣,并將該采樣信號(hào)保持一段時(shí)間,以便后續(xù)電路對(duì)其進(jìn)行處理。采樣/保持電路的性能參數(shù)決定了整個(gè)ADC的性能參數(shù),它的設(shè)計(jì)是整個(gè)ADC電路設(shè)計(jì)工作中的極其重要的一個(gè)環(huán)節(jié)。高性能ADC和亞采樣ADC一般都需要高采樣率
2、和高線性度的跟蹤保持放大器(THA)。在本文中,一種基于BiCMOS工藝可以用于8位高速ADC的THA被提出。
首先本文對(duì)高速ADC(ADC)的結(jié)構(gòu)、現(xiàn)狀及發(fā)展作了簡單的介紹,然后提出采樣/保持電路設(shè)計(jì)的概念、研究對(duì)象以及采樣/保持電路的發(fā)展?fàn)顩r,并著重對(duì)用于高速ADC的采樣/保持電路進(jìn)行研究,接著對(duì)我們要研究的800MHz的高速ADC采樣/保持電路的發(fā)展現(xiàn)狀進(jìn)行討論,然后通過對(duì)幾種開環(huán)THA的優(yōu)缺點(diǎn)的比較,提出本設(shè)計(jì)的T
3、HA。本設(shè)計(jì)提出一種新型高速全差分開環(huán)采樣/保持電路結(jié)構(gòu),實(shí)現(xiàn)的高速采樣。該采樣/保持電路采用SEF采樣開關(guān)來實(shí)現(xiàn)高頻響應(yīng),以克服傳統(tǒng)的CMOS開關(guān)的高頻響應(yīng)的不足,并重點(diǎn)分析SEF開關(guān)的性能、原理和誤差。
在這一論文中的THA達(dá)到比較好的性能,本文所提出的THA采用0.35μm46GHz SiGe BiCMOS工藝設(shè)計(jì)?;贐iCMOS開關(guān)射極跟隨器(SEF)的THA,旨在比二極管橋THA消耗更少的電流和面積。在THA核
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 一種CMOS高速采樣保持電路的設(shè)計(jì).pdf
- 一種高速高精度采樣-保持電路的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 一種基于CMOS工藝的提高速采樣-保持電路的設(shè)計(jì).pdf
- 一種16位高速A-D轉(zhuǎn)換器采樣保持電路的設(shè)計(jì).pdf
- 一種可配置的采樣保持電路設(shè)計(jì)與研究.pdf
- 一種BICMOS過熱保護(hù)電路.pdf
- 一種8位250MSPS采樣-保持電路的研究.pdf
- 超高速采樣保持電路的研究與設(shè)計(jì).pdf
- 高速高精度采樣保持電路的研究與設(shè)計(jì).pdf
- 一種用于12位40 MHz流水線ADC的采樣保持電路的研究與設(shè)計(jì).pdf
- Pipelined ADC中高速采樣保持電路的研究與設(shè)計(jì).pdf
- 采樣保持電路
- 用于10位高速ADC的采樣-保持電路的仿真設(shè)計(jì).pdf
- 一種高速DA轉(zhuǎn)換器電路的設(shè)計(jì).pdf
- 采樣保持電路設(shè)計(jì)研究.pdf
- 高速高精度流水線ADC中采樣保持電路的設(shè)計(jì).pdf
- 基于0.18μmcmos工藝的高速以及高精度采樣保持電路設(shè)計(jì)
- 一種高速高壓半橋驅(qū)動(dòng)電路的分析與設(shè)計(jì).pdf
- 高速高精度采樣-保持電路理論模型與技術(shù)實(shí)現(xiàn).pdf
- 一種高精度BiCMOS帶隙電壓基準(zhǔn)源的設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論