

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、東南大學(xué)碩士學(xué)位論文高速1024點FFT處理芯片設(shè)計研究姓名:榮瑜申請學(xué)位級別:碩士專業(yè):電路與系統(tǒng)指導(dǎo)教師:朱恩20080104AbstractFastFourierTransform(FFr)isoneofthemostimportanttransformarithmeticsindigitalsignalprocessfieldFFrc缸beimplementedbyDSP(OigitalsignalProcessor)FPGA(
2、FieldProgrammableGateArray)andASIC(ApplicationSpecificIntegratcdCiwIliDAmongtheseonlyASICFFrprocessorcallmeetthedesignrequirementsofhighspeedandhighprecisionSOit’svaluabletodesignlargepointhighspeed,highprecisionH嚇chipTh
3、edesignofthelli曲speed1024一pointFFTchipinthispaperisbased011TSMC018pmCMOSStandardCellsLibrarySeITIi—customASICdesignThroughthecombinationofTopDownandDownTopdesignmethods,theproc黜rmakeskeymodules鵠itsdesignobjectsThechipisd
4、escribedbyVerilogHDLandfinishedbyEDA(ElectronicDesignAutomatic)Toolssuch勰ModelsimDesignCompilerandApolloIIetcWiththedesignrequirementoflighperformanceandafteranalyzingthecharacteristicsofFFTarithm商∞。IEEE754singleprecisio
5、nformatischoosentobetheoperationdataformatandDIT(DecimationInTime)radix一2FFrarithmeticisfittotheprocessorAccordingtotheDITradix2FFTflowcharttheprocessorisspecifiedanddividedinto5modules:ButterflyUnitSystemControlModuleOp
6、erationDataStorageandAddressingSubsystem,TwiddleFactorCoefficientsStorageandAddressingSubsystem,andSystemBusSwitchAmongthesemodules,theButterflyUnitisthekeyanduseparallelpipelinedarchitecturetomeetthedesignrequirementsAf
7、tertheRTL(RegisterTransferLevel)designoftheprocessortheAlteraDE2developmentandeducationboardisusedt0veilfythesystemfunctionandtheresultsshowstheprocessorworkswellThechipdesignoftheprocessoriSfinishedbaSedonTSMC018ttmCMOS
8、StandardCallsLibraryandtheresultsofemulatordemonstratethatthechipperforms1024pointfloatpointcomplexnumberFFrevery2735肚s,andthistotallymeetthedesignrequirementsAtlastHardcopyIIstructuredASICisintroduced,andtheprocessor’Sf
9、rontenddesignbyHradcopyIIiscompletedOnthebaSisofdesignandresearchofthehighsp∞d1024p0mt研叩chipinthispaperthedesignerhaveaccumulatedlotsofexpg!rienceandfoundedsolidbaseofimplementinghigherperformanceFFTprocessorKeywords:FFr
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 1024點基4FFT處理芯片及接口設(shè)計研究.pdf
- 1024點fft.pdf
- 高速64點FFT芯片設(shè)計技術(shù)研究.pdf
- 1024點浮點FFT處理器的研究與實現(xiàn).pdf
- 1024點復(fù)數(shù)專用FFT處理器的ASIC實現(xiàn).pdf
- 高速FFT芯片設(shè)計及結(jié)構(gòu)研究.pdf
- 基于FPGA的1024點FFT算法實現(xiàn).pdf
- 1024點浮點流水線型FFT IP核設(shè)計.pdf
- 點數(shù)可配置的FFT處理芯片設(shè)計研究.pdf
- 基于stm32的1024點fft變換【畢業(yè)論文】
- 基于stm32的1024點fft變換[任務(wù)書]
- 高速FFT及可編程分頻器芯片設(shè)計研究.pdf
- 64K點FFT芯片設(shè)計及可測性研究.pdf
- 基于FPGA的1024點流水線結(jié)構(gòu)FFT算法的研究與實現(xiàn).pdf
- OFDM調(diào)制中高速FFT處理器設(shè)計.pdf
- 基-4 FFT數(shù)字信號處理芯片設(shè)計技術(shù)研究.pdf
- 基于FPGA的1024點流水線工作方式的FFT實現(xiàn).pdf
- 基于stm32 dsp庫的1024個點的fft運算[開題報告]
- 可配置32bit定點FFT處理器芯片設(shè)計.pdf
- 通用高速FFT-IFFT處理器的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論