版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、快速傅立葉變換(FFT)技術(shù)是數(shù)字信號處理中的核心技術(shù),它已廣泛應(yīng)用于數(shù)字信號處理的各個領(lǐng)域,長期以來一直是一個重要的研究課題。近年來,專用數(shù)字信號處理器以其優(yōu)化的硬件結(jié)構(gòu)和優(yōu)良的性能價格比為FFT的實(shí)現(xiàn)提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進(jìn)行了算法的討論和比較,然后詳細(xì)論述了以浮點(diǎn)型DSP為核心的實(shí)現(xiàn)FFT算法的硬件平臺的設(shè)計。平臺的硬件電路主要
2、包括數(shù)據(jù)采集部分、數(shù)據(jù)處理部分、數(shù)據(jù)存儲部分和數(shù)據(jù)顯示部分。其中采集部分采用12位高速的A/D轉(zhuǎn)換芯片MAX197,數(shù)據(jù)處理部分采用32位浮點(diǎn)型DSP芯片-TMS320VC33,數(shù)據(jù)存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數(shù)據(jù)顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴(kuò)展系統(tǒng)的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實(shí)序列FFT
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于dsp的快速傅里葉fft算法
- 基于dsp的fft實(shí)現(xiàn)
- 基于dsp的fft設(shè)計
- 面向浮點(diǎn)FFT的加速系統(tǒng)研究.pdf
- 基于dsp的fft變換
- FFT算法的優(yōu)化及DSP的實(shí)現(xiàn).pdf
- 基于dsp的fft算法進(jìn)行頻譜分析
- 基于雙窗法的FFT算法優(yōu)化及DSP實(shí)現(xiàn).pdf
- 基于dsp的fft實(shí)現(xiàn)3
- 基于dsp的fft的實(shí)現(xiàn)
- 可配置浮點(diǎn)FFT的ASIC設(shè)計.pdf
- 基于FPGA的FFT算法設(shè)計與研究.pdf
- 1024點(diǎn)浮點(diǎn)FFT處理器的研究與實(shí)現(xiàn).pdf
- 基于dsp的fft實(shí)現(xiàn)2
- 基于DSP的數(shù)字助聽器算法研究與應(yīng)用.pdf
- 基于FPGA的FFT算法研究與實(shí)現(xiàn).pdf
- 基于FPGA的高性能32位浮點(diǎn)FFT IP核的開發(fā).pdf
- 基于浮點(diǎn)數(shù)的CORDIC算法的研究與設(shè)計.pdf
- 基于dsp的fft實(shí)現(xiàn)設(shè)計報告
- 塊浮點(diǎn)FFT處理器系統(tǒng)的設(shè)計.pdf
評論
0/150
提交評論