DSP芯片中的鎖相環(huán)研究與設(shè)計.pdf_第1頁
已閱讀1頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著集成電路設(shè)計工藝水平的不斷提高,高性能、低成本已成為SOC芯片設(shè)計的主要挑戰(zhàn),作為片上時鐘發(fā)生器鎖相環(huán)的設(shè)計變得非常關(guān)鍵。電荷泵鎖相環(huán)具有易于集成、低功耗、低抖動、頻率牽引范圍大和靜態(tài)相位誤差小等優(yōu)點,成為了當(dāng)前數(shù)字鎖相環(huán)產(chǎn)品的主流。 本文設(shè)計了一款面向16位定點DSP芯片的三階電荷泵鎖相環(huán)。文章在深入分析電荷泵鎖相環(huán)設(shè)計理論的基礎(chǔ)上,根據(jù)DSP芯片對鎖相環(huán)的具體應(yīng)用要求,確定了鎖相環(huán)的總體電路結(jié)構(gòu)和各項性能參數(shù)。然后將各項

2、參數(shù)指標(biāo)分到各個模塊上,進行單元電路的設(shè)計。在單元電路的設(shè)計時,論文重點討論并解決了下述問題: 1)鑒頻鑒相器的優(yōu)化設(shè)計,在降低死區(qū)的同時,有效地增加鑒相帶寬; 2)采用開關(guān)在源極的新型電荷泵結(jié)構(gòu),在消除電荷共享效應(yīng)的同時,具有開關(guān)加速的功能以及很高的電流匹配精度; 3)使用二階無源RC環(huán)路濾波器降低了輸出紋波,并對濾波器參數(shù)進行了優(yōu)化設(shè)計; 4)壓控振蕩器采用四級延遲單元的環(huán)形振蕩器,每級采用RS觸發(fā)結(jié)

3、構(gòu)來產(chǎn)生差分輸出信號,在有效降低靜態(tài)功耗的同時,具有較好的抗噪聲能力; 5)采用全定制設(shè)計的可編程分頻器,在盡可能的減少設(shè)計單元的同時,實現(xiàn)對輸出不同頻率的調(diào)節(jié)要求。 所設(shè)計的電荷泵鎖相環(huán)采用SMIC0.35gmCMOS工藝實現(xiàn),5V電源供電,其面積為502μm×496μm。仿真結(jié)果表明,鎖相環(huán)的頻率捕獲范圍為2MHz~60MHz,在VCO輸出頻率為20MHz時,環(huán)路的鎖定時間為12.7μs,抖動的峰峰值小于512ps,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論