高速PCB板信號完整性仿真分析及應(yīng)用.pdf_第1頁
已閱讀1頁,還剩54頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著系統(tǒng)時鐘頻率和信號邊沿的不斷變陡,信號完整性成為貫穿于高速數(shù)字電路設(shè)計中最重要的問題之一,了解信號完整性理論,進而指導(dǎo)和驗證印刷電路板(PCB)的設(shè)計是一件刻不容緩的事情。在大中規(guī)模電子系統(tǒng)的設(shè)計中,系統(tǒng)地綜合運用信號完整性技術(shù)可以帶來很多好處,如縮短研發(fā)周期,降低產(chǎn)品成本,降低研發(fā)成本,提高產(chǎn)品性能,提高產(chǎn)品可靠性等。
   信號完整性主要就是指電路系統(tǒng)中信號的質(zhì)量。引起信號完整性問題的原因比較復(fù)雜,元器件的參數(shù)、PCB的

2、參數(shù)、元器件在PCB上的布局、高速信號的布線等都是影響信號完整性的重要因素。信號完整性問題主要表現(xiàn)為:延遲、反射、過沖、振鈴、串?dāng)_、時序、同步切換噪聲、EMI等。
   本課題對于高速信號完整性的主要問題,包括反射,串?dāng)_等進行了一系列理論分析和仿真,并找到解決這些問題的方法。在此基礎(chǔ)上,以具體設(shè)計——高清墊片機為例,根據(jù)高速PCB的信號完整性設(shè)計流程進行系統(tǒng)分析與設(shè)計,在Mentor Graphics公司的Hyperlynx軟件

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論