版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、高速高密度電路板是現(xiàn)階段電子系統(tǒng)發(fā)展的必然趨勢(shì),在強(qiáng)輻射源與高功率微波領(lǐng)域中,由高速和高密度環(huán)境引起的信號(hào)完整性和電源完整性問(wèn)題不容忽視。本文針對(duì)某基于FPGA電機(jī)控制系統(tǒng)的高速高密度電路板,分析其板級(jí)信號(hào)完整性和電源完整性問(wèn)題,以及連接器的信號(hào)完整性問(wèn)題。
本文對(duì)高速高密度PCB信號(hào)完整性和電源完整性進(jìn)行研究。首先,明確高速、高密度、信號(hào)完整性和電源完整性的基本概念,調(diào)研國(guó)內(nèi)外信號(hào)完整性和電源完整性的研究現(xiàn)狀,分析其產(chǎn)生原因
2、和表現(xiàn)形式,如串?dāng)_、反射和同步開(kāi)關(guān)噪聲等,并對(duì)這些表現(xiàn)形式進(jìn)行深入研究,分析其產(chǎn)生的根本原因、影響因素和減小不良影響的方法。
其次,對(duì)該P(yáng)CB進(jìn)行層疊結(jié)構(gòu)的分析和設(shè)計(jì),通過(guò)傳輸線類(lèi)型的分析和特性阻抗的計(jì)算得到不同信號(hào)層傳輸線的線寬及厚度,預(yù)估計(jì)串?dāng)_影響,根據(jù)3W原則、3H原則和布線需求得到線距,完成布局和布線的設(shè)計(jì)。利用FPGA的可編程性建立高低速混合模型,根據(jù)電機(jī)控制信號(hào)線和SDRAM信號(hào)線時(shí)序要求的不同,選擇恰當(dāng)?shù)腎BIS
3、驅(qū)動(dòng)器模型,建立時(shí)域電路模型進(jìn)行時(shí)域仿真,得到傳輸線的傳輸特性,并選擇多跟相鄰傳輸線進(jìn)行串?dāng)_分析。
然后,對(duì)FPGA負(fù)載進(jìn)行最優(yōu)化設(shè)計(jì),通過(guò)仿真計(jì)算Z-f曲線和電源紋波,分析兩種不同負(fù)載方案的優(yōu)劣并確定負(fù)載方案。根據(jù)Z-f曲線設(shè)計(jì)去耦網(wǎng)絡(luò),添加去耦電容,降低目標(biāo)阻抗以減小電源紋波。在完成優(yōu)化負(fù)載和去耦網(wǎng)絡(luò)設(shè)計(jì)的基礎(chǔ)上,從理論分析和仿真驗(yàn)證的角度,分析過(guò)孔結(jié)構(gòu)對(duì)電源分配網(wǎng)絡(luò)性能的影響,得到過(guò)孔內(nèi)徑、焊盤(pán)和反焊盤(pán)的最佳設(shè)計(jì)尺寸,指
4、出除了傳統(tǒng)的優(yōu)化負(fù)載設(shè)計(jì)和添加去耦電容的方式之外,還可以通過(guò)修改過(guò)孔結(jié)構(gòu)優(yōu)化電源紋波,實(shí)現(xiàn)電源紋波的最優(yōu)化設(shè)計(jì)。
對(duì)電機(jī)控制板與電機(jī)之間某型號(hào)連接器進(jìn)行仿真分析。運(yùn)用仿真軟件對(duì)其3D建模,運(yùn)用場(chǎng)路結(jié)合的分析方法,計(jì)算其S參數(shù),提取并導(dǎo)入時(shí)域仿真軟件,得到連接器的傳輸特性。取相鄰的多對(duì)引腳進(jìn)行分析,仿真計(jì)算其串?dāng)_影響。對(duì)比傳統(tǒng)的阻抗匹配方式進(jìn)行優(yōu)化,指出阻抗匹配法的局限性;采用從高速到低速轉(zhuǎn)換的方法,完成連接器傳輸特性的優(yōu)化,使
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速電路信號(hào)完整性與電源完整性研究.pdf
- 高速電路PCB的信號(hào)完整性和電源完整性仿真分析.pdf
- 高速PCB的信號(hào)完整性、電源完整性和電磁兼容性研究.pdf
- 高速PCB電源完整性設(shè)計(jì)與分析.pdf
- 信號(hào)完整性與電源完整性的研究與仿真.pdf
- 高速數(shù)字電路信號(hào)完整性和電源完整性的研究.pdf
- 高速PCB信號(hào)完整性設(shè)計(jì)與分析.pdf
- 高速PCB信號(hào)完整性的研究與仿真.pdf
- 高速信號(hào)的電源完整性分析
- 高速通信系統(tǒng)中PCB板級(jí)電源分配系統(tǒng)對(duì)信號(hào)完整性影響的研究——電源完整性.pdf
- 高速PCB設(shè)計(jì)中信號(hào)及電源完整性分析與應(yīng)用.pdf
- 高速PCB信號(hào)完整性分析及應(yīng)用.pdf
- 基于HFSS的高速PCB信號(hào)完整性研究.pdf
- 高速數(shù)字PCB互連設(shè)計(jì)信號(hào)完整性研究.pdf
- 板級(jí)信號(hào)完整性、電源完整性和電磁干擾研究.pdf
- 高速PCB設(shè)計(jì)的信號(hào)完整性分析與研究.pdf
- PCB信號(hào)完整性分析與設(shè)計(jì).pdf
- 電源完整性與地彈噪聲的高速pcb仿真
- 高速PCB的信號(hào)完整性分析與硬件設(shè)計(jì).pdf
- 高速PCB傳輸線信號(hào)完整性分析.pdf
評(píng)論
0/150
提交評(píng)論