基于PLL+DDS的環(huán)外混頻混合頻率綜合器設計.pdf_第1頁
已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本文研究設計了PLL+DDS環(huán)外混頻混合頻率綜合器,具體為低參考頻率的PLL與高參考頻率的DDS經混頻器混頻后,經窄帶帶通濾波器濾波,得到所需頻率的輸出信號。該結構是混合式頻率合成技術中的一種基本結構,它充分利用DDS高頻率分辨率、短頻率轉換時間和PLL輸出頻率高、輸出范圍寬、輸出信號噪聲小等特點,實現高輸出頻率、寬輸出范圍、高頻率穩(wěn)定度、高頻率分辨率、快頻率轉換的混合頻率綜合器。
  本文首先介紹了目前頻率綜合器技術的現狀,重點

2、對混合頻率綜合器研究現狀做了調研。然后對組成PLL+DDS環(huán)外混頻混合頻率綜合器的各個模塊的相關原理進行研究。接著根據設計目標,選擇ADF4351鎖相環(huán)電路、AD9910直接數字頻率合成器電路、ADL5375混頻器電路作為本混合頻率綜合器的組成模塊,同時設計了適于本混合頻率綜合器的微帶線邊緣耦合帶通濾波器。在設計過程中,針對本混合頻率綜合器的設計目標,采取相應的優(yōu)化措施,從而實現設計目標。然后對此混合頻率綜合器進行測試,測試得出此混合頻

3、率綜合器的輸出頻率范圍為:2340MHz-2360MHz;輸出功率為:-21.31 dBm~-20.06dBm;相位噪聲為:-91.1714 dBc/Hz@10KHz;雜散:≤-33dBc(±50MHz內);頻率分辨率:1KHz。最后本文通過對系統(tǒng)和各輸出級頻率、功率、帶寬、相位噪聲、雜散、分辨率等性能參數的測試,分析比較測試結果。證實設計的有效性,并分析說明了有些指標未能有效測試的原因,最后本文通過對此混合頻率綜合器的輸出級頻率范圍、

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論