QCA加法器及觸發(fā)器的容錯設計.pdf_第1頁
已閱讀1頁,還剩91頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、以CMOS器件為核心的集成電路技術一直以來遵循著摩爾定律飛速發(fā)展,隨著芯片制造工藝的進步,器件的尺寸越來越小。器件尺寸的減小使得其物理基礎發(fā)生根本變化,導致電路功能出現(xiàn)錯誤,出現(xiàn)了高功耗、高密度、復雜布線與串擾等問題,嚴重影響了集成電路的發(fā)展。因此廣大科研工作者尋找代替?zhèn)鹘y(tǒng)CMOS器件的新型器件。其中,出現(xiàn)于20世紀90年代的量子元胞自動機(Quantum-dotCellular Automata,QCA)是眾多替代器件中的一種代表性器

2、件。QCA提供了一種全新的編碼、傳遞、轉換二進制信息的方式。QCA電路已被廣泛研究,傳統(tǒng)電路中的諸如存儲器、觸發(fā)器、加法器、乘法器等已經(jīng)可以實現(xiàn),而且由QCA搭建的FPGA系統(tǒng)也有所發(fā)展。除此之外,QCA電路的穩(wěn)定性以及容錯特性也有科研人員在研究。
  QCA電路的具體物理實現(xiàn)依靠于電路良好的可靠性和容錯性。本文致力于QCA電路的可靠性分析和容錯性設計。在設計組合邏輯電路方面,利用提出的3×5模塊,來優(yōu)化QCA基本邏輯單元,使得它

3、們不僅保持正確的邏輯功能,而且在缺失一個或者兩個元胞的情況下能夠具有良好的容錯性。利用提出的基本單元來實現(xiàn)了加法器電路,將其與其他存在的電路進行容錯性比較發(fā)現(xiàn),提出的結構優(yōu)化了電路的容錯性。隨后在時序邏輯電路方面,提出了一種改進的雙邊沿觸發(fā)結構及其相應的JK觸發(fā)器電路與D觸發(fā)器,通過概率轉移矩陣(Probabilistic TransferMatrix,PTM)和缺陷研究來分析該觸發(fā)結構,結果表明改進的觸發(fā)結構可靠性更高,并利用模塊垂直

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論