版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著導(dǎo)航技術(shù)的快速發(fā)展,對導(dǎo)航系統(tǒng)信息處理的核心——導(dǎo)航計(jì)算機(jī)提出了更高的要求,本文在分析國內(nèi)外導(dǎo)航計(jì)算機(jī)研究現(xiàn)狀的基礎(chǔ)上,設(shè)計(jì)了基于DSP和FPGA導(dǎo)航計(jì)算機(jī)總體方案,利用DSP強(qiáng)大的數(shù)字運(yùn)算處理能力來完成捷聯(lián)慣導(dǎo)的導(dǎo)航解算,而FPGA主要負(fù)責(zé)信號的采集以及與上位機(jī)通信等工作。
針對二頻機(jī)抖激光陀螺儀和石英撓性加速度計(jì)的器件特性,采用等效旋轉(zhuǎn)矢量算法進(jìn)行導(dǎo)航解算;依據(jù)捷聯(lián)慣導(dǎo)系統(tǒng)的基本原理,給出了各導(dǎo)航參數(shù)的具體計(jì)算方法。<
2、br> 針對導(dǎo)航計(jì)算機(jī)的處理能力、功耗、體積等要求,并根據(jù)實(shí)際工程的需求,本文以TMS320C6722型DSP和EP2C5T144型FPGA為主器件,輔以少量外圍芯片,設(shè)計(jì)了導(dǎo)航計(jì)算機(jī)系統(tǒng)的硬件平臺。其中DSP專注于導(dǎo)航解算,F(xiàn)PGA完成數(shù)據(jù)采集,數(shù)據(jù)處理以及通信等功能。
針對該導(dǎo)航計(jì)算機(jī)系統(tǒng)多路輸入信號的特點(diǎn),利用FPGA分別設(shè)計(jì)了不同的處理方式,并將處理后的數(shù)據(jù)通過數(shù)據(jù)總線傳遞給DSP進(jìn)行導(dǎo)航解算;根據(jù)系統(tǒng)多輸入多輸出的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP和FPGA的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和FPGA的多功能嵌入式導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的雙核導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和FPGA的機(jī)載導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于MCU和DSP雙核的捷聯(lián)導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和CPLD的微型導(dǎo)航計(jì)算機(jī)系統(tǒng)研究.pdf
- 基于DSP和ARM7的捷聯(lián)導(dǎo)航計(jì)算機(jī)系統(tǒng)的設(shè)計(jì).pdf
- 基于DSP和FPGA導(dǎo)航計(jì)算機(jī)硬件電路研究與設(shè)計(jì).pdf
- 基于DSP的彈載計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP和FPGA導(dǎo)航計(jì)算機(jī)硬件模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于混合雙核的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP-FPGA的捷聯(lián)導(dǎo)航計(jì)算機(jī)研究.pdf
- GFSINS導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于DSP的導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于FPGA的導(dǎo)航計(jì)算機(jī)設(shè)計(jì).pdf
- 基于PC104的慣性導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于DSP的導(dǎo)航計(jì)算機(jī)研究.pdf
- 基于嵌入式Linux操作系統(tǒng)的導(dǎo)航計(jì)算機(jī)系統(tǒng)設(shè)計(jì).pdf
- 基于ARM的彈載組合導(dǎo)航計(jì)算機(jī)系統(tǒng)的設(shè)計(jì)與研究.pdf
評論
0/150
提交評論