2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩61頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在現(xiàn)代集成電路應(yīng)用的系統(tǒng)中,伴隨數(shù)字信號處理技術(shù)的飛速發(fā)展以及集成化工藝水平的不斷提高,系統(tǒng)級芯片在圖形建模、音視頻、通信等眾多領(lǐng)域都發(fā)揮著重大作用。盡管大多數(shù)的芯片都是以數(shù)字邏輯進(jìn)行處理,但系統(tǒng)級芯片上的模擬模塊大多是用來進(jìn)行信號轉(zhuǎn)換的,并且主要采用模數(shù)轉(zhuǎn)換器(Analog Digital Converter,簡稱ADC)模塊,這也使得ADC設(shè)計變得更加重要。ADC模塊的性能往往成為制約芯片整體性能的瓶頸,所以對 ADC模塊的深入研究

2、具有很大應(yīng)用價值。
  本文中的ADC設(shè)計選擇的是流水線架構(gòu),這種結(jié)構(gòu)具有較好的速度與精度以及較低的功耗和合理的芯片面積等優(yōu)點(diǎn),而其中的采樣保持模塊更是重中之重。本文將主要針對數(shù)模轉(zhuǎn)換器中的采樣保持電路進(jìn)行設(shè)計和仿真。論文介紹了模數(shù)轉(zhuǎn)換器中采樣保持電路的研究現(xiàn)狀,分析了提高采樣保持電路的性能的重要意義。詳細(xì)講述了整個采樣保持電路的設(shè)計思想,并給出針對相應(yīng)指標(biāo)的具體電路設(shè)計過程。
  本論文基于SMIC0.18μm CMOS數(shù)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論