2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩71頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著大規(guī)模、超高速集成電路的飛速發(fā)展,數(shù)字系統(tǒng)的集成度越來越高,運算速度越來越快,這使得數(shù)字鎖相環(huán)在數(shù)字通信、控制工程及無線電電子學的各個領域中的應用也越來越廣泛。由于專用集成電路(ASIC)設計周期長,改版投資大,靈活性差等缺陷制約著它的應用。所以利用可編程邏輯器件(FPGA)設計的數(shù)字鎖相環(huán),使系統(tǒng)更加靈活,電路體積更加小型化,重量更加輕型化,設計成本更低,功耗更小。因此,研究能夠嵌入系統(tǒng)芯片內部的數(shù)字鎖相環(huán),對提高環(huán)路的工作性能,

2、具有十分重要的意義。
   本文對基于FPGA的數(shù)字鎖相環(huán)設計與實現(xiàn)進行了研究。在分析鎖相環(huán)結構的基礎上,建立了模擬鎖相環(huán)各部件的數(shù)學模型及其環(huán)路數(shù)學模型和動態(tài)方程;比較了電荷泵鎖相環(huán)(模數(shù)混合鎖相環(huán))與數(shù)字鎖相環(huán)在電路結構、可移植性、工藝、性能等方面的異同點;同時,建立了數(shù)字鎖相環(huán)的線性化模型和傳遞函數(shù),為基于FPGA數(shù)字鎖相環(huán)設計提供了理論依據(jù)。
   針對基于FPGA硬件實現(xiàn)的特點,在設計中采用了層次化、模塊化的設

3、計思想,將整個數(shù)字鎖相環(huán)劃分為多個功能模塊,利用通用性極高的VHDL語言進行了各功能模塊的設計,給出了系統(tǒng)主要模塊的設計過程和仿真結果。在設計中采用的仿真設計環(huán)境是MAX+Plus1110.0開發(fā)平臺,通過波形仿真分析驗證了設計的合理性、正確性,成功地下載到可編程邏輯器件FPGA予以實現(xiàn)。在設計方法上,本文采用了自頂向下(Top-Down)的設計方法。在設計過程中采用了設計與驗證相結合的設計流程,大大提高了設計的可靠性。
  

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論