版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、近年來,CMOS圖像傳感器在噪聲抑制與成像質(zhì)量等方面的性能逐漸提高,同時對支撐其發(fā)展的高速圖像采集系統(tǒng)的要求也越來越高,高速穩(wěn)定的圖像采集系統(tǒng)已成為重點研究方向,具有非常重要的實際意義。本文設(shè)計了一種基于DDR3的CMOS高速圖像采集系統(tǒng)的FPGA程序,將FPGA、DDR3SDRAM和Camera Link接口有效結(jié)合,為今后研究高速CMOS圖像采集系統(tǒng)帶來更好的實現(xiàn)方式和解決辦法。
本文首先對高速CMOS圖像采集系統(tǒng)的研究意
2、義與現(xiàn)階段國內(nèi)外發(fā)展情況做出介紹,其次分析了CMOS圖像傳感器和DDR3 SDRAM的工作原理;再次對所設(shè)計的CMOS高速圖像采集系統(tǒng)的工作原理與實現(xiàn)方式做出說明;最終使用硬件開發(fā)板對所設(shè)計的高速采集系統(tǒng)進行測試。為了設(shè)計出高性能的CMOS圖像采集系統(tǒng),本文選用國內(nèi)長光辰芯公司生產(chǎn)的GMAX0504型CMOS圖像傳感器作為系統(tǒng)圖像采集芯片,該芯片分辨率為5144×3800,最高數(shù)據(jù)傳輸速率為48Gb/s;現(xiàn)場可編程邏輯器件FPGA以其高
3、速并行運算處理能力著稱,選擇Xilinx公司生產(chǎn)的XC6SLX150T型FPGA作為CMOS高速圖像采集系統(tǒng)的控制核心;DDR3 SDRAM具有讀取速度快與緩存空間大等優(yōu)點,選用兩片Micron公司生產(chǎn)的型號為MT41J256M8-125的2Gb DDR3 SDRAM芯片作為圖像信息的緩存單元;本文使用Camera Link接口將CMOS圖像信息發(fā)送至上位機顯示,因其具有高速、穩(wěn)定、連接方便等優(yōu)勢。
最終板上驗證結(jié)果表明:基于
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的DDR3設(shè)計與實現(xiàn).pdf
- 基于DDR3的高速互連設(shè)計分析及實現(xiàn).pdf
- 基于FPGA的DDR3控制器的設(shè)計.pdf
- 基于FPGA的DDR3 SDRAM控制器設(shè)計.pdf
- 基于FPGA的DDR3控制器IP設(shè)計與驗證.pdf
- 基于FPGA和ARM高速圖像采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于DDR3控制器的高速存儲接口系統(tǒng)的設(shè)計與驗證.pdf
- 基于FPGA的高速圖像采集系統(tǒng)的研究與設(shè)計.pdf
- 基于DDR3內(nèi)存模組的高速電路板設(shè)計.pdf
- 基于FPGA與DDR2-SDRAM的高速實時數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的圖像采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速圖像數(shù)據(jù)采集系統(tǒng)設(shè)計.pdf
- 基于FPGA實現(xiàn)的圖像采集系統(tǒng)設(shè)計.pdf
- DDR3存儲控制器的設(shè)計與實現(xiàn).pdf
- 基于FPGA和DDR2的圖像縮放系統(tǒng)設(shè)計與實現(xiàn).pdf
- 基于FPGA的面陣CCD彩色圖像高速采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
- 基于FPGA的高速圖像采集系統(tǒng)的設(shè)計與研究.pdf
- 基于usb3.0和fpga的高速圖像采集系統(tǒng)設(shè)計與實現(xiàn)
- 基于FPGA的FCoE網(wǎng)絡(luò)傳輸接口的DDR3控制器設(shè)計與仿真.pdf
- 基于FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn).pdf
評論
0/150
提交評論