QDR SRAM存儲控制器的設(shè)計.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著網(wǎng)絡(luò)處理需求的日益增加,網(wǎng)絡(luò)處理系統(tǒng)對存儲器性能提出了更高的要求。QDR型SRAM存儲器具有高帶寬、低延遲、讀寫并行等特性,是當(dāng)前網(wǎng)絡(luò)處理系統(tǒng)中存儲部件的重要選擇。研究QDR存儲系統(tǒng)對于網(wǎng)絡(luò)處理性能提升具有重要的理論意義和應(yīng)用價值。
  本文針對四字突發(fā) QDRII+型 SRAM的存儲控制展開研究,其主要工作和創(chuàng)新點(diǎn)包含如下幾個方面:
 ?。?)基于QDR SRAM通訊協(xié)議,設(shè)計了協(xié)議控制器。該協(xié)議控制器直接與物理傳輸層

2、交互,生成符合 QDR SRAM功能定義的各種控制與數(shù)據(jù)信號。讀寫輪轉(zhuǎn)的調(diào)度機(jī)制使得帶寬利用率最大化;根據(jù) SRAM內(nèi)部存儲單元特性,加入EDAC功能,提高了存儲系統(tǒng)的可靠性;異步處理接口解決了SRAM工作時鐘與系統(tǒng)時鐘頻率不同的問題。
 ?。?)基于AXI總線協(xié)議對QDR訪存控制單元進(jìn)行了設(shè)計與實(shí)現(xiàn)。針對不同請求類型的協(xié)議轉(zhuǎn)換、讀寫分離與沖突檢測機(jī)制、讀寫數(shù)據(jù)的處理方式等影響存儲控制器效率的關(guān)鍵因素進(jìn)行了詳細(xì)討論與分析。實(shí)現(xiàn)了

3、AXI總線協(xié)議到 QDR SRAM協(xié)議控制器接口協(xié)議的高效處理,支持多種數(shù)據(jù)粒度、多突發(fā)長度、隨機(jī)初始地址的讀寫請求。
  (3)對所做設(shè)計進(jìn)行了全方位的模擬驗(yàn)證,保證了功能正確并達(dá)到了所要求的覆蓋率;綜合結(jié)果表明該設(shè)計在時序、面積和功耗上均滿足設(shè)計要求;模擬性能測試結(jié)果表明該存儲控制器可充分發(fā)揮 QDR型 SRAM的性能優(yōu)勢,理想狀況下帶寬利用率可達(dá)99%以上;真實(shí)系統(tǒng)應(yīng)用程序測試表明,針對特定程序,相比于DDR存儲系統(tǒng)使用該Q

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論