版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、FPGA由于其靈活的設(shè)計(jì)實(shí)現(xiàn)而成為被廣泛采用的基礎(chǔ)電子器件。在FPGA中,互連線是預(yù)先定制的,相對(duì)于ASIC,互連線占據(jù)更大的芯片面積,其延遲已經(jīng)超過(guò)邏輯門(mén)延遲成為路徑延遲的支配部分。因此EDA軟件時(shí)序分析的可信度主要取決于互連線時(shí)序分析的準(zhǔn)確度,故建立可靠的互連線時(shí)序模型至關(guān)重要。
論文介紹了互連線時(shí)序模型的作用,對(duì)國(guó)產(chǎn)軍用FPGA芯片SMXXXX作了簡(jiǎn)單介紹并分析了其內(nèi)部互連線架構(gòu)。論文采用Elmore延時(shí)模型,對(duì)互連線上
2、的線性原件建模,采用線性等效法對(duì)互連線上的傳輸管建模,在此基礎(chǔ)上建立了完整的時(shí)序模型(線性多項(xiàng)式仿真模型),并設(shè)計(jì)了專門(mén)的互連線時(shí)序模型描述文件,記錄時(shí)序模型參數(shù)和互連線的連接關(guān)系,通過(guò)Spice仿真計(jì)算得到這些參數(shù)并填入該文件中。由于長(zhǎng)互連線使用該模型誤差較大,論文采用BP神經(jīng)元網(wǎng)絡(luò)對(duì)長(zhǎng)互連線重新建模,通過(guò)合理的訓(xùn)練,使網(wǎng)絡(luò)逼近延時(shí)函數(shù)。
相對(duì)于Spice仿真結(jié)果,線性多項(xiàng)式仿真模型平均相對(duì)誤差8.13%,最大誤差14.71
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 深亞微米集成電路的互連建模與時(shí)序優(yōu)化.pdf
- FPGA芯片互連線測(cè)試.pdf
- 集成電路互連時(shí)序優(yōu)化算法研究.pdf
- 基于FPGA的片上網(wǎng)絡(luò)模擬及分布式時(shí)序建模.pdf
- FPGA互連資源評(píng)估與設(shè)計(jì).pdf
- FPGA建模過(guò)程中的時(shí)序與功耗參數(shù)抽取與精度調(diào)整.pdf
- 基于掃描鏈的FPGA互連測(cè)試.pdf
- Virtex系列FPGA內(nèi)部互連線測(cè)試.pdf
- 高頻金融時(shí)序計(jì)量建模分析.pdf
- 時(shí)序驅(qū)動(dòng)的FPGA布局算法研究.pdf
- quartus 2時(shí)序約束fpga
- FPGA互連資源測(cè)試與診斷方法研究.pdf
- 互連線統(tǒng)計(jì)時(shí)序的符號(hào)化分析方法.pdf
- FPGA靜態(tài)時(shí)序分析的研究與實(shí)現(xiàn).pdf
- 通用時(shí)序優(yōu)化FPGA裝箱算法研究.pdf
- FPGA的時(shí)序邏輯設(shè)計(jì)及系統(tǒng)優(yōu)化.pdf
- FPGA的靜態(tài)時(shí)序分析研究與設(shè)計(jì).pdf
- FPGA互連結(jié)構(gòu)與布局布線算法研究.pdf
- 板級(jí)光互連協(xié)議研究與FPGA實(shí)現(xiàn).pdf
- 時(shí)分交換的新型FPGA互連結(jié)構(gòu)研究.pdf
評(píng)論
0/150
提交評(píng)論