版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著當(dāng)今科技時(shí)代的發(fā)展,人們對(duì)計(jì)算機(jī)等硬件設(shè)備的數(shù)據(jù)處理速度要求越來(lái)越高。同時(shí)隨著數(shù)采設(shè)備性能的提高,在測(cè)試中產(chǎn)生的高速、大容量的數(shù)據(jù)需要快速、可靠、遠(yuǎn)距離的實(shí)時(shí)數(shù)據(jù)傳輸。一些并行總線或AMBA總線并不能滿足這樣的高要求,而目前, PCIe總線是能夠?qū)崿F(xiàn)最高數(shù)據(jù)傳輸速率的一種串行總線。PCIe體系結(jié)構(gòu)繼承了第二代總線體系結(jié)構(gòu)最有用的特點(diǎn),并且采用了一些新的技術(shù)成果。使得它的數(shù)據(jù)吞吐率可以達(dá)到很高的程度?;谶@樣的背景,本文設(shè)計(jì)了一個(gè)基于
2、PCIe總線的高速RS編解碼數(shù)據(jù)傳輸系統(tǒng)。而RS碼作為糾錯(cuò)碼技術(shù)之一在通信的各個(gè)領(lǐng)域都得到了大規(guī)模的應(yīng)用,因其編碼算法的相對(duì)簡(jiǎn)單有效,本文選擇了RS編解碼數(shù)據(jù)的傳輸,通過(guò)Matlab實(shí)現(xiàn)RS編碼,而RS譯碼則采用的是Xilinx公司的rs_decoder IPCore。
本文的主要目標(biāo)是實(shí)現(xiàn)基于PCIe總線的高速串行數(shù)據(jù)傳輸,會(huì)從硬件邏輯和軟件驅(qū)動(dòng)兩部分闡述系統(tǒng)。在硬件邏輯部分,先是對(duì)PCIe協(xié)議進(jìn)行了介紹與研究,接著給出了整
3、個(gè)數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)方案。整個(gè)數(shù)據(jù)傳輸系統(tǒng)的硬件設(shè)計(jì)采用了模塊化的設(shè)計(jì)結(jié)構(gòu),分為PCIe IPCore的生成調(diào)用、PCIe用戶邏輯、數(shù)據(jù)緩存及RS譯碼器等主要模塊。其中利用FPGA內(nèi)PCIe硬核實(shí)現(xiàn)PCIe總線協(xié)議,使用verilogHDL實(shí)現(xiàn)FPGA內(nèi)部PCIe總線端點(diǎn)的邏輯功能、FIFO緩存、PCIe總線邏輯與RS譯碼器接口以及中斷控制等功能。 PCIe總線端點(diǎn)邏輯又將分為接收模塊、發(fā)送模塊、DMA模塊分別進(jìn)行設(shè)計(jì)。在代碼編寫之后對(duì)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 無(wú)線數(shù)據(jù)傳輸系統(tǒng)的RS編解碼算法及實(shí)現(xiàn)研究.pdf
- 基于PCIe總線高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIE總線的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速CPM數(shù)據(jù)傳輸系統(tǒng).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIe總線的高速數(shù)據(jù)傳輸技術(shù)研究.pdf
- 基于FPGA的高速異步數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的PCI總線高速數(shù)據(jù)傳輸系統(tǒng).pdf
- 基于fpga的pci總線高速數(shù)據(jù)傳輸系統(tǒng)(1)
- RS編解碼的FPGA實(shí)現(xiàn).pdf
- 基于PCIE總線的圖像數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)傳輸及存儲(chǔ)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速串行數(shù)據(jù)傳輸?shù)脑O(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速PCI數(shù)據(jù)傳輸卡設(shè)計(jì).pdf
- 基于PCIE的DMA高速數(shù)據(jù)傳輸控制器的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速光纖通數(shù)據(jù)傳輸技術(shù)的研究與實(shí)現(xiàn).pdf
- 基于HSDCD的高速數(shù)據(jù)傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于PCIE的數(shù)據(jù)傳輸控制軟件模塊的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速遙感衛(wèi)星圖像數(shù)據(jù)傳輸系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于二維條碼編解碼技術(shù)的單向數(shù)據(jù)傳輸系統(tǒng)研究.pdf
評(píng)論
0/150
提交評(píng)論