高速數(shù)字系統(tǒng)設計的信號完整性分析與仿真.pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、半導體工藝的飛速發(fā)展對高速數(shù)字系統(tǒng)的設計提出了全新的挑戰(zhàn)。系統(tǒng)頻率的攀升和信號邊沿速率的加快,使得系統(tǒng)設計的難度加大,問題增多。如何保證信號的傳輸質(zhì)量是設計師首要面臨的問題。PCB板層數(shù)增多對布局布線和疊層設計都提出更高的要求,電源分配、互連效應、時鐘網(wǎng)絡、差分走線、PCB參數(shù)等任何因素考慮不周都有可能引發(fā)信號完整性問題,甚至一個去耦電容、貼片元件放置不當都可能導致系統(tǒng)工作不穩(wěn)定。這些使得傳統(tǒng)的經(jīng)驗設計方法不再適用,需要新的設計手段和方

2、法。
  本文采用“路”的觀點對高速電路設計方法和高速數(shù)字信號的模擬特性進行描述,對信號完整性理論中的傳輸線、反射、串擾、差分線對等基礎理論進行了詳細論述,從而引出信號完整性的基本解決方案。通過hyperlynx仿真軟件和IBIS模型對消除反射的端接策略進行仿真驗證,并通過比較得出不同端接方案的適用場合;對影響串擾的各種因素進行仿真分析,并總結出抑制串擾的基本方法;此外,還對差分對進行了單獨的仿真分析,目的在于闡明差分端接和共模端

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論