已閱讀1頁,還剩73頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、深亞微米片上總線的串擾延遲、功耗和噪聲已成為限制總線性能和可靠性的關鍵因素。通過低功耗編碼、串擾抑制編碼和檢錯/糾錯編碼可有效解決這些問題,從而提高總線的性能和可靠性并降低總線動態(tài)功耗。
本文在研究國內(nèi)外總線編碼最新進展的基礎上,歸納總結了總線編碼的一般概念和研究方法。根據(jù)深亞微米總線模型和統(tǒng)一的總線編碼框架,提出了一種低功耗抗串擾自適應時空總線編碼方法以降低深亞微米總線的串擾延遲和功耗。采用SPEC標準數(shù)據(jù)源對算法進行了
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 低功耗抗串擾總線編碼研究與物理設計.pdf
- 低功耗抗串擾總線編碼及其FPGA驗證.pdf
- 總線低功耗和串擾抑制編碼研究.pdf
- 總線低功耗編碼技術.pdf
- 基于AMBA總線的低功耗抑串擾編解碼器設計方法研究.pdf
- 總線低功耗編碼算法研究及其物理設計.pdf
- DSP片上總線低功耗編碼的研究與設計.pdf
- 總線及OCN互連低功耗設計方法研究.pdf
- 總線及ocn互連低功耗設計方法研究
- 總線編碼算法與功耗動態(tài)管理研究.pdf
- 狀態(tài)機編碼的低功耗設計.pdf
- 低功耗JPEG編碼器模塊的設計.pdf
- 用于消除超聲串擾的編碼與調制方法研究.pdf
- VLSI低功耗設計與研究.pdf
- 基于AMBA總線高速低功耗AES信息安全芯片設計與實現(xiàn).pdf
- 光纖光柵溫度傳感器抗應變串擾設計與實驗研究.pdf
- 嵌入式處理器總線單元的設計和低功耗總線的研究.pdf
- 移動終端低功耗設計與研究.pdf
- 低功耗物理設計.pdf
- CMOS電路低功耗設計與優(yōu)化研究.pdf
評論
0/150
提交評論