高速互連系統(tǒng)中差分線的信號完整性分析.pdf_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、在高速互連系統(tǒng)中,高速信號經(jīng)過互連線時會產(chǎn)生延遲、反射、衰減、串?dāng)_、色散等信號完整性問題。如何在高速PCB設(shè)計過程中充分考慮信號完整性問題,并采取有效的控制措施,已成為高速互連系統(tǒng)設(shè)計成敗的關(guān)鍵因素。本文主要的研究內(nèi)容是基于電磁場理論對實際工程中遇到的信號完整性問題進(jìn)行理論分析,并結(jié)合工程經(jīng)驗給出概況性結(jié)論,旨在為信號完整性工程師的設(shè)計提供參考和借鑒。
  首先,針對工程應(yīng)用中經(jīng)常遇到的因端口失配導(dǎo)致的信號完整性差這一實際問題,以

2、二端口網(wǎng)絡(luò)作為例子,定量給出端口歸一化阻抗和S參數(shù)之間的關(guān)系,并結(jié)合工程經(jīng)驗,給出高速差分互連的通用端口標(biāo)定方法。
  其次,針對在高速系統(tǒng)設(shè)計中遇到的共模電流如何產(chǎn)生的問題,以對稱地差分傳輸線和非對稱地差分傳輸線為研究對象,采用部分元等效電路提?。≒EEC)算法,對兩種傳輸線進(jìn)行等效電路提取,利用 CST分別對兩種傳輸線進(jìn)行場和路的仿真,并將路仿真結(jié)果與場仿真結(jié)果加以對比,證明算法的準(zhǔn)確性,通過分析兩種差分傳輸線線上的電流分布,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論