版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、高性能ADC產品的出現(xiàn),給混合信號測試領域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關文獻的基礎上,總結了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。
本研究通過在FPGA內部實現(xiàn)ADC測試時
2、域算法和頻域算法相結合的方法來搭建測試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實
3、現(xiàn)了ADC參數(shù)的評估算法。在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結果表明,通過在FPGA內配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。FPGA片內實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機P
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于電流的FPGA測試方法研究.pdf
- 基于切分的并行FPGA工藝映射的方法.pdf
- 基于FPGA的片上ADC-DAC模塊測試系統(tǒng)設計.pdf
- FPGA測試方法研究.pdf
- 基于FPGA的OCT卡爾曼濾波并行處理方法.pdf
- 基于FPGA的ADC數(shù)據(jù)后端處理技術的研究.pdf
- 改進SEIR方法的高精度ADC測試研究.pdf
- FPGA芯片測試方法研究.pdf
- 基于FPGA的SCI并行通信研究與實現(xiàn).pdf
- 基于FPGA高速時間交織ADC校準與研究.pdf
- 基于ATE的百萬門級FPGA測試方法的研究.pdf
- FPGA的邊界掃描測試方法研究.pdf
- 基于CP-nets模型的并行軟件測試方法研究.pdf
- 基于Xilinx FPGA的通用自動化測試方法研究.pdf
- 基于GPU的FPGA并行布線算法實現(xiàn).pdf
- 基于FPGA的灰度圖像模板匹配并行處理研究.pdf
- 低精度激勵信號測試ADC參數(shù)的方法研究.pdf
- 基于FPGA的預測控制算法并行加速研究.pdf
- FPGA測試方法的研究與實現(xiàn).pdf
- 基于FPGA的多路視頻采集并行技術的研究.pdf
評論
0/150
提交評論