基于65nm工藝的存儲器可測性設計.pdf_第1頁
已閱讀1頁,還剩67頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、隨著超大規(guī)模集成電路的不斷發(fā)展,片上系統(tǒng)芯片(SystemOnaChip,SoC)的集成度和復雜度不斷提高,嵌入式存儲器占芯片面積比例也越來越大。由于嵌入式存儲器中晶體管密集,存在高布線密度、高復雜度和高工作頻率等因素,容易發(fā)生物理缺陷。嵌入式存儲器的成品率成為決定系統(tǒng)芯片成品率的重要因素。因此,嵌入式存儲器的測試顯得尤為重要,是可測性設計的重要組成部分。
  存儲器內建自測試(MemoryBuildinSelfTest,MBIS

2、T)是目前主流嵌入式存儲器的測試方案,其核心包括故障模型的定義以及基于各種故障模型衍生出的測試算法。本文提出一種改進的MBIST算法:MarchLR+算法。此算法基于傳統(tǒng)的MarchLR算法,其最大特點是能夠檢測所有簡單故障模型,同時保留原有MarchLR算法對聯(lián)接型故障的檢查能力。本文首先分析存儲器內建自測試的基本原理以及常見的March算法,并使用故障原語對故障模型進行描述分析;在此基礎上,本文根據(jù)故障原語的敏化特性和檢測方式推導出

3、相應的測試算法;最后在MarchLR算法基礎上增加相應的March元素得到MarchLR+算法。
  本文提出的MarchLR+算法及實現(xiàn)電路在SEP6200上進行驗證,該芯片使用TSMC65nmLP工藝。采用Mentor的Mbistarchitect生成MBIST電路,通過用戶自定義算法描述MarchLR+,并進行VCS仿真驗證。將MarchLR+算法與算法1(MarchLR與MarchC+的合并算法)、算法2(MarchLR與

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論