版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、中央處理器是驅(qū)動計算機(jī)技術(shù)和產(chǎn)業(yè)發(fā)展的動力,CPU的設(shè)計和制造技術(shù)是計算機(jī)產(chǎn)業(yè)乃至信息技術(shù)產(chǎn)業(yè)發(fā)展的基礎(chǔ)。進(jìn)行CPU相關(guān)的設(shè)計研發(fā)工作有著重大的學(xué)術(shù)意義和現(xiàn)實意義。而流水線技術(shù)是現(xiàn)代CPU設(shè)計的核心技術(shù),是決定CPU運行效率的關(guān)鍵因素。 RISC是上世紀(jì)80年代發(fā)展起來的處理器設(shè)計新技術(shù),它的出現(xiàn)對整個計算機(jī)界產(chǎn)生了深遠(yuǎn)的影響。RISC體系結(jié)構(gòu)的重要特點是其便于利用流水線結(jié)構(gòu)進(jìn)行指令操作。MIPS是一個優(yōu)秀的RISC版本,它的許
2、多設(shè)計特點尤其適合流水線技術(shù)的運用,是一個非常適合CPU流水線設(shè)計的架構(gòu)平臺。 MIPS流水線的設(shè)計目標(biāo)是要達(dá)到平均每個時鐘周期完成一條指令,這就是流水線的極限速度。但由于流水線中指令相關(guān)等問題的存在,常常使流水線發(fā)生阻塞延遲,使得指令不能夠在預(yù)定的時刻完成,因而無法達(dá)到極限速度的目標(biāo),更無法超越該速度。 為了進(jìn)一步提高流水線的執(zhí)行效率,超越流水線的極限速度,本文在對現(xiàn)有32位MIPS流水線進(jìn)行研究的基礎(chǔ)上,創(chuàng)新性地提出
3、了基于32位MIPS架構(gòu)的雙發(fā)射流水線設(shè)計方案。運用該方案設(shè)計的流水線可以做到每時鐘周期同時并行發(fā)射兩條獨立指令,同時執(zhí)行。這樣,可以使流水線的極限速度變?yōu)槠骄恐芷谕瓿蓛蓷l指令,大幅提升了現(xiàn)有32位MIPS流水線的執(zhí)行效率。 本文的主要工作內(nèi)容如下:(1)對32位MIPS處理器的系統(tǒng)結(jié)構(gòu)和MIPS現(xiàn)有的五級流水線結(jié)構(gòu)進(jìn)行分析,得出了MIPS流水線執(zhí)行效率的瓶頸因素,并分析了進(jìn)一步提高現(xiàn)有MIPS流水線執(zhí)行效率的可行性。
4、 (2)對基于32位MIPS架構(gòu)雙發(fā)射流水線的指令發(fā)射策略、控制相關(guān)處理和數(shù)據(jù)相關(guān)處理等流水線結(jié)構(gòu)的重要問題進(jìn)行深入研究,并得出了靜態(tài)發(fā)射、優(yōu)化編譯指令序、第一流水線無延遲分支處理和雙流水線四通道前向數(shù)據(jù)通路等一系列能夠與32位MIPS架構(gòu)相匹配的雙發(fā)射流水線設(shè)計方案。 (3)以XilinxISE5.2i作為設(shè)計平臺,并采用Verilog硬件描述語言對雙發(fā)射流水線進(jìn)行設(shè)計描述,完成了兩條并發(fā)流水線的邏輯設(shè)計工作,并對本方案的整個
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 32位MIPS構(gòu)架的流水線的邏輯設(shè)計.pdf
- mips五級整數(shù)流水線
- mips流水線cpu的verilog實現(xiàn)
- HOPE-MIPS流水線功能段的設(shè)計.pdf
- 基于FPGA的32位五級流水線CPU的研究與設(shè)計.pdf
- 基于流水線結(jié)構(gòu)的8位MCU設(shè)計.pdf
- 基于CMOS 12位流水線ADC的設(shè)計.pdf
- 12位100Msps雙采樣流水線ADC設(shè)計.pdf
- 16位流水線ADC的架構(gòu)設(shè)計與系統(tǒng)建模.pdf
- 32位5級流水線嵌入式處理器設(shè)計.pdf
- 基于MIPS精簡指令集流水線CPU的設(shè)計與實現(xiàn).pdf
- 8位高速流水線結(jié)構(gòu)MCU的設(shè)計.pdf
- 流水線
- 12位高速流水線ADC的研究和設(shè)計.pdf
- 10位50MHz流水線ADC的設(shè)計.pdf
- 10位高速CMOS流水線型ADC設(shè)計.pdf
- 流水線ADC的系統(tǒng)建模與架構(gòu)設(shè)計.pdf
- 流水線技術(shù)
- 基于流水線架構(gòu)8051微控制器內(nèi)核的實現(xiàn).pdf
- 8位10MS-s流水線ADC的設(shè)計.pdf
評論
0/150
提交評論