版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、高速監(jiān)控是圖像傳感器的重要應(yīng)用領(lǐng)域,它要求傳感器具有高速全并行曝光的性能。傳統(tǒng)的四管像素雖然可以通過相關(guān)雙采樣降低噪聲,但是無法實現(xiàn)高速全并行曝光,不適用于高速監(jiān)控。本文研究了可實現(xiàn)高速全并行曝光的五管像素結(jié)構(gòu),此結(jié)構(gòu)可根據(jù)工作環(huán)境選擇高速和低噪聲的工作模式下,分別滿足低噪聲和高速的應(yīng)用要求。
CMOS圖像傳感器系統(tǒng)是一個多時鐘域的系統(tǒng),需要不同頻率的時鐘信號驅(qū)動電路工作。本文采用自頂向下的設(shè)計方法,設(shè)計了用于實現(xiàn)時鐘倍頻
2、,具有較寬輸出頻率范圍、低噪聲、可集成的標(biāo)準(zhǔn)CMOS工藝鎖相環(huán)系統(tǒng)。為CMOS圖像傳感器系統(tǒng)提供多頻率時鐘信號,滿足系統(tǒng)的工作要求。
隨著工藝尺寸的縮小,電源電壓的降低,像素復(fù)位過程中電壓損失越來越顯著。暗光條件下復(fù)位時間過長,非完全復(fù)位會產(chǎn)生圖像拖影問題,使圖像信息產(chǎn)生失真。本文針對上述問題設(shè)計了一種用于改善CMOS圖像傳感器像素復(fù)位特性的電荷泵電路。采用開關(guān)電容電荷泵結(jié)構(gòu)提高像素復(fù)位電壓;在較高柵壓下復(fù)位管處于線性區(qū)工
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速時鐘恢復(fù)電路設(shè)計.pdf
- 高速低抖動CMOS時鐘穩(wěn)定電路設(shè)計研究.pdf
- 時鐘占空比校準(zhǔn)電路設(shè)計.pdf
- 多通道高速時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 超高速ADC時鐘穩(wěn)定與編碼電路設(shè)計.pdf
- igbt驅(qū)動電路設(shè)計
- 高速SerDes系統(tǒng)的時鐘恢復(fù)電路設(shè)計研究.pdf
- 功率IGBT驅(qū)動電路設(shè)計.pdf
- PDP顯示驅(qū)動電路設(shè)計.pdf
- 數(shù)字電路設(shè)計中的時鐘設(shè)計
- HF RFID中時鐘產(chǎn)生電路設(shè)計.pdf
- 基于CIS芯片的自動曝光電路設(shè)計.pdf
- 量子級聯(lián)激光器電路模型分析及驅(qū)動電路設(shè)計.pdf
- igbt特性研究及驅(qū)動、緩沖電路設(shè)計
- led驅(qū)動電路設(shè)計[開題報告]
- GCT驅(qū)動電路設(shè)計與實現(xiàn).pdf
- SOI PDP掃描驅(qū)動電路設(shè)計.pdf
- 石英陀螺接口電路中混合模式驅(qū)動電路設(shè)計.pdf
- EMCCD驅(qū)動電路設(shè)計與優(yōu)化.pdf
- 高速任意波形產(chǎn)生電路設(shè)計.pdf
評論
0/150
提交評論