基于UVM的SPI接口IP核的驗證平臺設(shè)計.pdf_第1頁
已閱讀1頁,還剩62頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著集成電路規(guī)模和復(fù)雜度的急劇提高,驗證的難度與工作量也隨之增加。一般情況下,系統(tǒng)級芯片(SoC,System on Chip)的驗證環(huán)節(jié)所花費的時間是整個芯片研發(fā)周期的70%以上。采用傳統(tǒng)的集成電路驗證技術(shù)來搭建驗證平臺不僅需要花費大量的工作時間,而且這些傳統(tǒng)的驗證方法已經(jīng)不能夠滿足現(xiàn)代集成電路的驗證要求。因此,提高驗證效率和驗證質(zhì)量已然成為集成電路(IC,Integrated Circuit)驗證領(lǐng)域的重大課題。
  本文采用

2、了通用驗證方法學(xué)(UVM,Universal Verification Methodology)來提高驗證工作的速度與效率。主要介紹了驗證技術(shù)的基本理論和UVM驗證方法學(xué),對UVM驗證平臺的架構(gòu)和主要基本組件的結(jié)構(gòu)與功能也做了深入的研究,并且詳細(xì)剖析了驗證平臺中一些重要的機(jī)制。SystemVerilog語言最突出的優(yōu)點在于能夠提高驗證平臺的抽象層次和可重用性,滿足驗證對于語言功能的要求?;赟ystemVerilog語言的封裝、繼承、多

3、態(tài)、約束和功能覆蓋率等特性,UVM方法學(xué)充分發(fā)揮了驗證語言的優(yōu)點。
  串行外設(shè)接口(SPI,Serial Peripheral Interface)技術(shù)是一種同步全雙工高速通信總線,因其簡單易用且節(jié)省PCB空間等特性被廣泛集成于越來越多的芯片中。本文在深入分析SPI接口IP核工作原理的基礎(chǔ)上,提取出一些功能驗證點。在Synopsys公司的VCS軟件環(huán)境下,采用UVM方法學(xué)和SystemVerilog語言,設(shè)計了一個可用于SPI接

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論