版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、進(jìn)入集成電路深亞微米技術(shù)發(fā)展階段以來,IP核復(fù)用技術(shù)被越來越多的應(yīng)用在SoC設(shè)計(jì)中,內(nèi)建自測試作為可測性設(shè)計(jì)方法之一成為測試IP核的廣泛使用手段。近年來測試開銷逐漸成為生產(chǎn)代價(jià)的主要部分,測試復(fù)用的實(shí)現(xiàn)可以在很大程度上節(jié)省設(shè)計(jì)時(shí)間及降低測試成本。因此對 IP核的內(nèi)建自測試與測試復(fù)用性研究非常具有實(shí)際意義。
本文前部分在研究內(nèi)建自測試技術(shù)原理的基礎(chǔ)上從IP核的設(shè)計(jì)方法入手將BIST結(jié)構(gòu)設(shè)計(jì)成為一個(gè)IP核功能模板。整個(gè)設(shè)計(jì)過程按著
2、IP核的設(shè)計(jì)流程展開,首先定義BIST總體結(jié)構(gòu)的功能和接口,然后按照整個(gè)功能劃分子模塊,并在各子模塊設(shè)計(jì)過程中考慮端口連接及模塊重構(gòu)功能,最后通過對各子模塊的集成實(shí)現(xiàn)BIST IP核模板的即插即用。在完成上述工作后,結(jié)合IEEE1500標(biāo)準(zhǔn)的測試結(jié)構(gòu)和規(guī)范,本文繼續(xù)探討了以多個(gè)IP核為測試對象的測試復(fù)用方法,重點(diǎn)研究了IEEE1500標(biāo)準(zhǔn)的測試結(jié)構(gòu)和規(guī)范,結(jié)合測試標(biāo)準(zhǔn)確定并設(shè)計(jì)了測試殼中的各個(gè)組成模塊,并在BIST理論基礎(chǔ)上設(shè)計(jì)了相應(yīng)的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 邊界掃描結(jié)構(gòu)支持下的內(nèi)建自測試(BIST)IP核設(shè)計(jì)研究.pdf
- 嵌入式flash存儲器內(nèi)建自測試IP核的研究.pdf
- 數(shù)字電路的多種子內(nèi)建自測試及測試復(fù)用研究.pdf
- 基于FPGA的內(nèi)建自測試設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗內(nèi)建自測試設(shè)計(jì)方法研究.pdf
- 基于March C+算法的存儲器內(nèi)建自測試自測試設(shè)計(jì)與仿真.pdf
- SATA內(nèi)建自測試的電路設(shè)計(jì)與實(shí)現(xiàn).pdf
- 鎖相環(huán)內(nèi)建自測試研究.pdf
- 內(nèi)建自測試的重復(fù)播種測試生成研究.pdf
- 內(nèi)建自測試march算法的優(yōu)化研究.pdf
- SoC中內(nèi)建自測試設(shè)計(jì)技術(shù)研究.pdf
- 基于多掃描鏈的內(nèi)建自測試設(shè)計(jì).pdf
- 軟件內(nèi)建自測試中模板的研究和設(shè)計(jì).pdf
- 嵌入式SRAM內(nèi)建自測試設(shè)計(jì).pdf
- 軟件內(nèi)建自測試中類測試模板的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 軟件內(nèi)建自測試中測試點(diǎn)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 低功耗內(nèi)建自測試(BIST)設(shè)計(jì)技術(shù)的研究.pdf
- 基于March算法的SRAM內(nèi)建自測試設(shè)計(jì)與驗(yàn)證.pdf
- 軟件內(nèi)建自測試中的測試程序生成.pdf
- 數(shù)字電路內(nèi)建自測試方法的研究.pdf
評論
0/150
提交評論