

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、時序、面積和功耗是芯片設(shè)計中的重要因素,隨著半導(dǎo)體工藝的進步,功耗因素在芯片設(shè)計中的關(guān)注度逐漸增高。業(yè)界已經(jīng)有一套低功耗設(shè)計方法,我們在一款低功耗芯片的設(shè)計實現(xiàn)以及驗證流程中,使用了基于IEEE1801標(biāo)準(zhǔn)UnifiedPowerFormat(UPF)的部分技術(shù),成功的完成了從RTL到GDSII的全部過程,芯片已經(jīng)完成投片并進行了測試,測試表明芯片一切正常工作,從而驗證了所用到的低功耗設(shè)計方法的可行性。
本文先介紹了物理設(shè)
2、計中的低功耗技術(shù),描述了CMOS電路功耗的組成,包括動態(tài)功耗與靜態(tài)功耗以及它們之間的矛盾。介紹了門控時鐘、多閾值電壓邏輯、多供電電壓和門控電源等低功耗設(shè)計的技術(shù)。分析了多電壓供電的策略和設(shè)計中遇到的困難,對常用的電平轉(zhuǎn)換單元進行了描述。電源門控技術(shù)是比較復(fù)雜的一種低功耗設(shè)計方法,其中還用到了許多特殊的電源管理器件,如MTCMOS、隔離單元、保持寄存器等,而且電源開關(guān)網(wǎng)絡(luò)的控制和門控電源控制器的設(shè)計都要經(jīng)過深入的研究。
本文
3、介紹了Synopsys基于UPF的低功耗設(shè)計流程,對UPF文件的內(nèi)容進行詳細(xì)的分析。UPF描述了設(shè)計的功耗意圖,如芯片電源管理的供電網(wǎng)絡(luò),隔離單元、電平轉(zhuǎn)換單元的插入,電源開關(guān)單元等各個方面。它指定如何為各個設(shè)計建立電源網(wǎng)絡(luò),各個電源線之間的行為,以及用來支持設(shè)計動態(tài)電源關(guān)斷額外的邏輯功能等。UPF并不提供布局布線的信息,和RTL描述設(shè)計也是分開的。UPF文件主要的內(nèi)容包括:對電壓域的描述,對電源網(wǎng)絡(luò)的描述,對電源關(guān)斷單元的描述,對隔離
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超深亞微米SOC芯片的低功耗后端設(shè)計.pdf
- 深亞微米高速低功耗SRAM的設(shè)計.pdf
- 深亞微米集成電路的低功耗設(shè)計.pdf
- 超深亞微米工藝下基于UPF的低功耗設(shè)計方法.pdf
- 深亞微米工藝下DSP地址總線低功耗設(shè)計研究.pdf
- 百萬門級SOC芯片深亞微米物理設(shè)計的方法.pdf
- 無線接入SOC芯片的低功耗物理設(shè)計.pdf
- GHz DDS SOC芯片的高速低功耗物理設(shè)計.pdf
- SoC芯片的低功耗設(shè)計.pdf
- 深亞微米高性能數(shù)字ASIC芯片的后端設(shè)計.pdf
- SOC芯片低功耗設(shè)計.pdf
- 低功耗物理設(shè)計.pdf
- 高速低功耗閃存芯片設(shè)計.pdf
- 65nm SoC芯片低功耗設(shè)計的物理實現(xiàn).pdf
- 深亞微米下高速脈沖壓縮芯片的物理實現(xiàn)與驗證.pdf
- 深亞微米IC物理設(shè)計的均衡優(yōu)化研究.pdf
- 手機基帶芯片的低功耗設(shè)計.pdf
- SIM卡芯片的低功耗設(shè)計.pdf
- 安全加密芯片的低功耗設(shè)計.pdf
- 納米級工藝VLSI芯片低功耗物理設(shè)計研究.pdf
評論
0/150
提交評論