版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、上海交通大學(xué)工學(xué)碩士專業(yè)學(xué)位論文符號化仿真器用于CMOS模擬集成電路設(shè)計自動化的新進(jìn)展1碩士研究生:馬迪銘學(xué)號:1082109016導(dǎo)師:施國勇教授副導(dǎo)師:施國勇教授申請學(xué)位:工學(xué)碩士學(xué)科:電路與系統(tǒng)所在單位:微電子學(xué)院答辯日期:2010年1月授予學(xué)位單位:上海交通大學(xué)1本研究由國家自然科學(xué)基金(項目號60876089)資助。上海交通大學(xué)碩士學(xué)位論文符號化仿真器用于CMOS模擬集成電路設(shè)計自動化的新進(jìn)展摘要本文論述了一個基于符號化模擬電
2、路仿真器求解模擬電路頻域響應(yīng)傳輸函數(shù)關(guān)于電路半導(dǎo)體器件(CMOS晶體管和電容電阻等分立元件)尺寸敏感度的計算方法,介紹并分析了敏感度計算的價值和意義,闡明了電路器件尺寸敏感度和電路頻域響應(yīng)之間特殊的內(nèi)在聯(lián)系。本文同時給出了一個包含該計算方法和仿真器引擎的模擬電路交互設(shè)計平臺和相關(guān)的設(shè)計案例應(yīng)用。該平臺通過一個用戶友好的交互界面,幫助模擬電路設(shè)計人員直觀、快速的獲得最佳的電路器件尺寸,從而可以方便的進(jìn)行模擬電路設(shè)計和分析。本文第一章和第二
3、章介紹符號化模擬電路仿真器的歷史和原理,第三章則展示半導(dǎo)體器件尺寸敏感度計算方法的算法和實現(xiàn),第四章具體介紹了整個符號化設(shè)計平臺的搭建和構(gòu)成,第五章則給出了兩個具體的電路例子做說明和分析,第六章做了CMOS晶體管不同工作區(qū)敏感度求解的一些討論,最后對全文作了總結(jié)和展望。本文第一次發(fā)現(xiàn)了半導(dǎo)體器件尺寸頻域響應(yīng)敏感度和模擬電路各性能指標(biāo)(如零極點、直流增益等)之間的特殊內(nèi)在聯(lián)系,對理解電路行為具有很好的指導(dǎo)價值,對電路設(shè)計的自動化和設(shè)計方法
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 實驗二cmos模擬集成電路設(shè)計與仿真
- 模擬集成電路自動化設(shè)計方法的研究.pdf
- mos模擬集成電路交互式自動化sizing符號化方法探索研究和軟件實現(xiàn)
- cmos模擬集成電路設(shè)計習(xí)題解答
- MOS模擬集成電路交互式自動化Sizing符號化方法探索研究和軟件實現(xiàn).pdf
- 模擬集成電路符號化低階模型自動生成方法與應(yīng)用1.pdf
- 北郵模擬集成電路設(shè)計cmos實驗報告
- 北郵模擬集成電路設(shè)計cmos實驗報告
- 符號化模擬電路仿真器的實現(xiàn)與應(yīng)用.pdf
- 模擬電路符號化仿真器(GRASS)圖形化用戶界面開發(fā)與電路設(shè)計案例.pdf
- CMOS模擬IP集成電路設(shè)計.pdf
- 最新模擬集成電路設(shè)計原理習(xí)題講解
- 符號化仿真器小信號模型研究與符號化敏感性在提高模擬電路設(shè)計良率中的應(yīng)用1.pdf
- mba論文模擬電路符號化仿真器(grass)圖形化用戶界面開發(fā)與電路設(shè)計案例pdf
- 北郵模擬集成電路設(shè)計期末實驗報告
- 襯底驅(qū)動MOS技術(shù)的低壓模擬集成電路設(shè)計.pdf
- 集成電路自動化測試系統(tǒng).pdf
- 基于襯底驅(qū)動技術(shù)的超低壓、超低功耗CMOS模擬集成電路設(shè)計.pdf
- 北郵模擬集成電路設(shè)計期末實驗報告
- 北郵模擬cmos集成電路設(shè)計實驗報告
評論
0/150
提交評論