版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、上海交通大學(xué)工學(xué)碩士專業(yè)學(xué)位論文符號(hào)化仿真器用于CMOS模擬集成電路設(shè)計(jì)自動(dòng)化的新進(jìn)展1碩士研究生:馬迪銘學(xué)號(hào):1082109016導(dǎo)師:施國(guó)勇教授副導(dǎo)師:施國(guó)勇教授申請(qǐng)學(xué)位:工學(xué)碩士學(xué)科:電路與系統(tǒng)所在單位:微電子學(xué)院答辯日期:2010年1月授予學(xué)位單位:上海交通大學(xué)1本研究由國(guó)家自然科學(xué)基金(項(xiàng)目號(hào)60876089)資助。上海交通大學(xué)碩士學(xué)位論文符號(hào)化仿真器用于CMOS模擬集成電路設(shè)計(jì)自動(dòng)化的新進(jìn)展摘要本文論述了一個(gè)基于符號(hào)化模擬電
2、路仿真器求解模擬電路頻域響應(yīng)傳輸函數(shù)關(guān)于電路半導(dǎo)體器件(CMOS晶體管和電容電阻等分立元件)尺寸敏感度的計(jì)算方法,介紹并分析了敏感度計(jì)算的價(jià)值和意義,闡明了電路器件尺寸敏感度和電路頻域響應(yīng)之間特殊的內(nèi)在聯(lián)系。本文同時(shí)給出了一個(gè)包含該計(jì)算方法和仿真器引擎的模擬電路交互設(shè)計(jì)平臺(tái)和相關(guān)的設(shè)計(jì)案例應(yīng)用。該平臺(tái)通過(guò)一個(gè)用戶友好的交互界面,幫助模擬電路設(shè)計(jì)人員直觀、快速的獲得最佳的電路器件尺寸,從而可以方便的進(jìn)行模擬電路設(shè)計(jì)和分析。本文第一章和第二
3、章介紹符號(hào)化模擬電路仿真器的歷史和原理,第三章則展示半導(dǎo)體器件尺寸敏感度計(jì)算方法的算法和實(shí)現(xiàn),第四章具體介紹了整個(gè)符號(hào)化設(shè)計(jì)平臺(tái)的搭建和構(gòu)成,第五章則給出了兩個(gè)具體的電路例子做說(shuō)明和分析,第六章做了CMOS晶體管不同工作區(qū)敏感度求解的一些討論,最后對(duì)全文作了總結(jié)和展望。本文第一次發(fā)現(xiàn)了半導(dǎo)體器件尺寸頻域響應(yīng)敏感度和模擬電路各性能指標(biāo)(如零極點(diǎn)、直流增益等)之間的特殊內(nèi)在聯(lián)系,對(duì)理解電路行為具有很好的指導(dǎo)價(jià)值,對(duì)電路設(shè)計(jì)的自動(dòng)化和設(shè)計(jì)方法
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 實(shí)驗(yàn)二cmos模擬集成電路設(shè)計(jì)與仿真
- 模擬集成電路自動(dòng)化設(shè)計(jì)方法的研究.pdf
- mos模擬集成電路交互式自動(dòng)化sizing符號(hào)化方法探索研究和軟件實(shí)現(xiàn)
- cmos模擬集成電路設(shè)計(jì)習(xí)題解答
- MOS模擬集成電路交互式自動(dòng)化Sizing符號(hào)化方法探索研究和軟件實(shí)現(xiàn).pdf
- 模擬集成電路符號(hào)化低階模型自動(dòng)生成方法與應(yīng)用1.pdf
- 北郵模擬集成電路設(shè)計(jì)cmos實(shí)驗(yàn)報(bào)告
- 北郵模擬集成電路設(shè)計(jì)cmos實(shí)驗(yàn)報(bào)告
- 符號(hào)化模擬電路仿真器的實(shí)現(xiàn)與應(yīng)用.pdf
- 模擬電路符號(hào)化仿真器(GRASS)圖形化用戶界面開發(fā)與電路設(shè)計(jì)案例.pdf
- CMOS模擬IP集成電路設(shè)計(jì).pdf
- 最新模擬集成電路設(shè)計(jì)原理習(xí)題講解
- 符號(hào)化仿真器小信號(hào)模型研究與符號(hào)化敏感性在提高模擬電路設(shè)計(jì)良率中的應(yīng)用1.pdf
- mba論文模擬電路符號(hào)化仿真器(grass)圖形化用戶界面開發(fā)與電路設(shè)計(jì)案例pdf
- 北郵模擬集成電路設(shè)計(jì)期末實(shí)驗(yàn)報(bào)告
- 襯底驅(qū)動(dòng)MOS技術(shù)的低壓模擬集成電路設(shè)計(jì).pdf
- 集成電路自動(dòng)化測(cè)試系統(tǒng).pdf
- 基于襯底驅(qū)動(dòng)技術(shù)的超低壓、超低功耗CMOS模擬集成電路設(shè)計(jì).pdf
- 北郵模擬集成電路設(shè)計(jì)期末實(shí)驗(yàn)報(bào)告
- 北郵模擬cmos集成電路設(shè)計(jì)實(shí)驗(yàn)報(bào)告
評(píng)論
0/150
提交評(píng)論