基于數(shù)據(jù)放大單元延遲方法的低功耗Cache研究.pdf_第1頁
已閱讀1頁,還剩54頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、在當(dāng)代計算機系統(tǒng)中,處理器速度遠(yuǎn)遠(yuǎn)高于存儲器的速度。Cache技術(shù)是提高數(shù)據(jù)訪問性能的經(jīng)典技術(shù),做為它們二者之間的重要的橋梁,已經(jīng)在計算技術(shù)的多個方面得到了成功的應(yīng)用,在計算機系統(tǒng)中的性能優(yōu)化中發(fā)揮了重要的作用。但是Cache同時也占據(jù)了處理器的大部分功耗。而研究Cache的低功耗和高性能,對于計算機系統(tǒng),特別是嵌入式系統(tǒng)的優(yōu)化,都有著重要的意義。 Simplescalar模擬器和Wattch模擬器是基于計算機體系結(jié)構(gòu)一級的模擬

2、器,Simplescalar模擬器實現(xiàn)了流水和亂序的功能,而Wattch模擬器在Simplescalar的基礎(chǔ)上實現(xiàn)了功耗計算和Cache的延遲計算。本文從高性能低功耗Cache研究的角度對這兩個模擬器的內(nèi)核代碼進行了深入地分析。 傳統(tǒng)的組相聯(lián)Cache在訪問一個數(shù)據(jù)塊時,要同時訪問一個組下面的所有路,這樣極大地增加了訪問的功耗。對于一個n路組相聯(lián)的Cache,就有n-1路的訪問是無謂的。本文基于已有的數(shù)據(jù)放大單元延遲Cache

3、的模型,對其進行了修改,加入了有效位的預(yù)判,提出了一種新的帶有效位預(yù)判的部分位比較數(shù)據(jù)放大單元延遲Cache(PTC-V Cache)。它能夠有效地減少無效位數(shù)據(jù)塊讀取的功耗。從而減少Cache的功耗,繼而降低整個計算機系統(tǒng)的功耗。 在Wattch模擬器上運行了SPEC95測試程序進行實驗,模擬實驗結(jié)果表明當(dāng)制造工藝為0.13μm時,PTC-V Cache相比與部分位比較Cache能夠平均減少12%的功耗,最多時能夠減少40%。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論