![](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/3ae8ff00-170f-4ace-976b-cd4cff56b3ff/3ae8ff00-170f-4ace-976b-cd4cff56b3ffpic.jpg)
![高性能通用處理器中浮點(diǎn)乘加部件的設(shè)計(jì).pdf_第1頁](https://static.zsdocx.com/FlexPaper/FileRoot/2019-3/16/17/3ae8ff00-170f-4ace-976b-cd4cff56b3ff/3ae8ff00-170f-4ace-976b-cd4cff56b3ff1.gif)
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著集成電路集成密度的持續(xù)提高和成本的不斷降低,單一芯片內(nèi)能夠集成更多的器件,采用更復(fù)雜的結(jié)構(gòu),完成更強(qiáng)大的功能。 浮點(diǎn)運(yùn)算能力是考察一款通用處理器性能的重要指標(biāo)之一。浮點(diǎn)乘加部件作為一種功能強(qiáng)大且用途廣泛的運(yùn)算部件,可以顯著提高處理器的浮點(diǎn)運(yùn)算能力。這一點(diǎn)已被多款商用的通用處理器所證明。因此,高性能通用處理器有必要增加浮點(diǎn)乘加部件。 浮點(diǎn)乘加部件的優(yōu)點(diǎn)包括:速度快,精度高,能夠降低對總線帶寬的需求,減少讀寫寄存器堆的壓
2、力,提高指令吞吐率等。此外,浮點(diǎn)乘加部件能夠執(zhí)行單獨(dú)的乘法和加法指令,還能夠在軟件控制下進(jìn)行除法、開根運(yùn)算,實(shí)現(xiàn)基本函數(shù)功能。 傳統(tǒng)的浮點(diǎn)乘加部件采用“乘法-加法-規(guī)格化-舍入”的結(jié)構(gòu)。與此不同,本文采用更為先進(jìn)的浮點(diǎn)乘加部件結(jié)構(gòu),即“乘法-規(guī)格化-加法并舍入”,有效降低了延時,性能更為突出。缺點(diǎn)是付出了較大的面積代價。 前導(dǎo)1預(yù)測(LOP)是浮點(diǎn)乘加部件設(shè)計(jì)的關(guān)鍵算法之一。浮點(diǎn)乘加部件需要實(shí)現(xiàn)3個操作數(shù)的前導(dǎo)l預(yù)測電路
3、,傳統(tǒng)的LOP算法不能直接處理3個操作數(shù),通過間接方法實(shí)現(xiàn)又會增加關(guān)鍵路徑延時并增大電路面積。針對這一局限,本文提出了三個操作數(shù)的前導(dǎo)1預(yù)測算法,進(jìn)行了理論推導(dǎo)和實(shí)驗(yàn)比較,可以有效縮短前導(dǎo)l預(yù)測電路的延時并減少面積,從而縮短整個乘加部件的延時。 通過浮點(diǎn)乘加部件執(zhí)行乘加、乘法、加法的延時都是一樣的,這可能會造成某些應(yīng)用下乘加部件的性能反而不如乘法器和加法器的情況。乘法/加法旁路技術(shù)可以改變這種情況,將浮點(diǎn)乘加部件執(zhí)行乘法/加法的
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能微處理器浮點(diǎn)乘加單元的研究.pdf
- 微處理器浮點(diǎn)乘加部件設(shè)計(jì)及結(jié)構(gòu)驗(yàn)證.pdf
- 高性能浮點(diǎn)乘加部件的VISI結(jié)構(gòu)設(shè)計(jì).pdf
- 高性能X處理器浮點(diǎn)部件的實(shí)現(xiàn)和優(yōu)化.pdf
- 高性能通用處理器的可測試性設(shè)計(jì)研究.pdf
- 高性能通用處理器芯片的溫度場分析.pdf
- 高性能通用處理器核的低功耗技術(shù)研究.pdf
- 高性能面積敏感浮點(diǎn)乘加部件設(shè)計(jì)及可信性測試體系.pdf
- 多核系統(tǒng)中通用浮點(diǎn)處理器的研究與設(shè)計(jì).pdf
- 高性能浮點(diǎn)處理單元設(shè)計(jì).pdf
- 高性能雙DSP通用處理板研發(fā).pdf
- 浮點(diǎn)FFT處理器IP設(shè)計(jì).pdf
- 基于通用處理器的無線信號處理方法研究.pdf
- 通用處理器模擬仿真驗(yàn)證方法研究.pdf
- 塊浮點(diǎn)FFT處理器系統(tǒng)的設(shè)計(jì).pdf
- 通用處理器中的TD-SCDMA空口協(xié)議棧設(shè)計(jì)與實(shí)現(xiàn).pdf
- 高性能微處理器中緩存器(CACHE)的后端設(shè)計(jì).pdf
- 高性能微處理器基本功能部件的設(shè)計(jì)與測試.pdf
- 數(shù)字信號處理器中的乘加器設(shè)計(jì)及其低功耗優(yōu)化.pdf
- 基于通用處理器的移動通信基站模塊設(shè)計(jì)與實(shí)現(xiàn).pdf
評論
0/150
提交評論